发明名称 | 时钟同步系统及其方法和程序 | ||
摘要 | 能够稳定地测量主节点和从节点之间的时钟同步精度。该从节点接收从主节点发射的分组。通过使用该分组,从节点将其自己的时钟与主节点的时钟进行同步。通过使用该分组,从节点再生该从节点的时钟;累积关于该分组和通过该再生所获得的从节点的时钟的信息;以及基于所累积的信息来执行时钟同步。 | ||
申请公布号 | CN101803268B | 申请公布日期 | 2013.03.27 |
申请号 | CN200880107043.2 | 申请日期 | 2008.09.12 |
申请人 | 日本电气株式会社 | 发明人 | 厩桥正树;吉见英朗;崔珍龙;高木和男;岩田淳 |
分类号 | H04L7/00(2006.01)I | 主分类号 | H04L7/00(2006.01)I |
代理机构 | 中原信达知识产权代理有限责任公司 11219 | 代理人 | 孙志湧;穆德骏 |
主权项 | 一种从节点,所述从节点用于:接收从主节点发射的分组;通过使用接收到的分组来再生所述从节点的时钟;累积包含在所述接收到的分组中的信息和与通过所述再生获得的所述从节点的时钟相关的信息;以及基于所累积的信息来执行时钟同步,所述从节点包括:分组滤波器,所述分组滤波器用于仅使所发射的分组中包括不高于阈值的延迟抖动的时间戳分组通过;PLL,所述PPL用于基于通过了所述分组滤波器的所述时间戳分组来再生所述从节点的时钟;分组缓冲器,所述分组缓冲器用于累积所述时间戳分组,并且依据所再生的时钟来取出所累积的数据;精度监视部件,所述精度监视部件用于监视在所述分组缓冲器中累积的累积数据量的最大值,并且计算变动所述分组滤波器处的阈值的量和方向;以及阈值控制部件,所述阈值控制部件用于基于在所述精度监视部件处的计算结果来增加或减少所述分组滤波器处的阈值。 | ||
地址 | 日本东京 |