发明名称 一种宽电源电压低功耗定时器电路
摘要 本发明公开了一种宽电源电压低功耗定时器电路,包括基准电压产生电路(100)、比较器(200)、锁存输入级(500)、锁存器(400)、数字输出缓冲级和放电电路(700)、偏置电流产生电路(300)和清零电路(600)。该电路采用耐压晶体管实现高电源电压下的耐压。基准电压产生电路采用耗尽型CMOS晶体管实现低压工作;锁存器输入级采用限幅电路实现栅极耐压,并减小高电压对电路工作状态的影响,同时通过加入开关管保证高电源电压下锁存器的正常工作;带有启动电路的偏置电流产生电路保证所有电源电压下系统功耗保持不变。
申请公布号 CN102983847A 申请公布日期 2013.03.20
申请号 CN201210551962.7 申请日期 2012.12.18
申请人 中国科学院微电子研究所 发明人 邵莉;刘珂;杜占坤;马骁;毕见鹏;傅健;庞晓敏
分类号 H03K17/28(2006.01)I;H03K5/13(2006.01)I 主分类号 H03K17/28(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 任岩
主权项 一种宽电源电压低功耗定时器电路,其特征在于,该电路包括:基准电压产生电路(100),其输入端输入控制信号,其输出端输出第一基准电压与第二基准电压;比较器(200),其输入端连接至基准电压产生电路(100),并输入阈值电压与激励电压,其输出端输出第一比较结果与第二比较结果;锁存输入级(500),其输入端连接至比较器(200),接收第一比较结果与第二比较结果,其输出端输出第一锁存信号;锁存器(400),其输入端输入第一锁存信号,其输出端输出第二锁存信号;数字输出缓冲级和放电电路(700),其输入端输入第二锁存信号,其输出端输出整形信号,通过放电晶体管对DISCH端进行放电;偏置电流产生电路(300),其输出端连接至清零电路(600)与比较器(200),提供比较器尾电流偏置电压;清零电路(600),其输入端连接至偏置电流产生电路(300),并输入复位信号,其输出端连接至锁存输入级(500),通过复位信号将锁存器输入强制拉低,从而实现输出数字信号强制清零。
地址 100083 北京市朝阳区北土城西路3号