发明名称 |
阵列基板、显示模组及其制备方法 |
摘要 |
本发明公开了一种阵列基板、显示模组及其制备方法,属于显示领域,解决了公共电极线和栅线所占的宽度过大,降低了像素单元的开口率的问题而设计。一种阵列基板,包括薄膜晶体管、栅线和数据线,所述栅线和数据线围设形成多个像素单元,所述每个像素单元形成有透明公共电极,所述薄膜晶体管形成于所述透明公共电极上,所述薄膜晶体管和透明公共电极之间形成有绝缘层。 |
申请公布号 |
CN102981336A |
申请公布日期 |
2013.03.20 |
申请号 |
CN201210501885.4 |
申请日期 |
2012.11.29 |
申请人 |
京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
发明人 |
郤玉生;林鸿涛;白金超 |
分类号 |
G02F1/1362(2006.01)I;G02F1/1368(2006.01)I;G02F1/1343(2006.01)I;H01L27/12(2006.01)I;H01L21/77(2006.01)I |
主分类号 |
G02F1/1362(2006.01)I |
代理机构 |
北京中博世达专利商标代理有限公司 11274 |
代理人 |
申健 |
主权项 |
一种阵列基板,包括薄膜晶体管、栅线和数据线,所述栅线和数据线围设形成多个像素单元,其特征在于,所述每个像素单元形成有透明公共电极,所述薄膜晶体管形成于所述透明公共电极上,所述薄膜晶体管和透明公共电极之间形成有绝缘层。 |
地址 |
100015 北京市朝阳区酒仙桥路10号 |