发明名称 累加器型N分数锁相环频率合成器及其控制方法
摘要 实现一种抑制了因周期性地切换分数分频器的分频数而产生的分数杂散的累加器型N分数锁相环频率合成器及其控制方法。在累加器型N分数锁相环频率合成器(100)中,使用来自累加器(120)的误差信号来生成脉冲信号,该脉冲信号与出现在参考信号和分数分频器(112)的输出信号之间的分数相位误差成比例,该分数分频器(112)用于将累加器型N分数锁相环频率合成器的输出级的VCO(115)的输出反馈给前级侧,使用该脉冲信号控制UP信号和DN信号的脉宽以降低出现在从相位检测器(140)输出的UP信号与DN信号之间的分数相位误差,由此抑制因周期性地切换分数分频器(112)的分频数而产生的分数杂散。
申请公布号 CN102959868A 申请公布日期 2013.03.06
申请号 CN201280001729.X 申请日期 2012.05.11
申请人 旭化成微电子株式会社 发明人 市原荣蔵
分类号 H03L7/18(2006.01)I;H03L7/085(2006.01)I 主分类号 H03L7/18(2006.01)I
代理机构 北京林达刘知识产权代理事务所(普通合伙) 11277 代理人 刘新宇
主权项 一种累加器型N分数锁相环频率合成器,具备:VCO;分数分频器,其安插于上述VCO的输出信号的反馈路径,生成小数分频数的分频器输出信号;累加器,其对上述分数分频器提供用于周期性地切换该小数分频数的分频数的溢出信号;以及相位检测器,其检测上述分频器输出信号与既定的参考信号的相位差,并根据检测出的该相位差来生成向上述VCO输入的控制用输入信号,该累加器型N分数锁相环频率合成器的特征在于,上述累加器生成具有分数相位误差信息的误差信号,上述相位检测器使用上述误差信号来校正上述分频器输出信号与上述参考信号的相位差。
地址 日本东京都
您可能感兴趣的专利