摘要 |
本发明揭示一种可藉由增加非缺陷实体区块之可用性实现一NAND快闪记忆体之增加容量,其系藉由使逻辑超区块可具有实体区块,该等实体区块之个别平面内具有不同相关联位置编号。一快闪记忆体模组具有一或多个快闪记忆体积体电路(IC),其各具有多个实体区块。该等实体区块系分组成平面,其特征在于仅可同时抹除来自不同平面之实体区块。本发明之具体实施例包括一种管理该快闪记忆体之该等实体区块的方法;一种用于管理一主机与该等快闪记忆体IC间之资料传输的快闪记忆体系统;以及一种在快闪记忆体之实体区块的管理中包含用于一控制器之指令的机器可读取储存媒体。 |