发明名称 用于多核处理器的硬件锁实现方法及装置
摘要 本发明公开了一种用于多核处理器的硬件锁实现方法及装置,方法步骤如下:1)建立与处理器核一一对应的锁请求队列,初始化设置各个锁请求队列的权值,所述锁请求队列按照先入先出的原则分别缓存各处理器核发送的硬件锁访问请求;2)选择权值最小且请求有效的锁请求队列获得服务,将锁请求队列的权值在获得服务后递增,同时从获得服务的锁请求队列中选出最先进入的硬件锁访问请求并执行锁存储空间访问操作,然后返回应答报文;装置包括锁请求队列单元、权值计数逻辑单元、最小权值判断逻辑、队列选择器、硬件锁存储空间访问逻辑。本发明具有能够使各处理器核获取硬件锁的机会均衡、硬件实现代价小、扩展性好、结构简单、易于实现的优点。
申请公布号 CN102937915A 申请公布日期 2013.02.20
申请号 CN201210493920.2 申请日期 2012.11.28
申请人 中国人民解放军国防科学技术大学 发明人 任巨;张明;龚锐;邓宇;石伟;郭御风;窦强;罗莉;马爱永;王永文
分类号 G06F9/46(2006.01)I;G06F9/50(2006.01)I 主分类号 G06F9/46(2006.01)I
代理机构 湖南兆弘专利事务所 43008 代理人 赵洪;谭武艺
主权项 一种用于多核处理器的硬件锁实现方法,其特征在于其实施步骤如下:1)建立与处理器核一一对应的锁请求队列,初始化设置各个锁请求队列的权值,通过所述锁请求队列按照先入先出的原则分别缓存各处理器核发送的硬件锁访问请求;2)获取锁请求队列的最小权值,选择最小权值对应的锁请求队列获得服务,将锁请求队列的权值在获得服务后递增,同时从获得服务的锁请求队列中选出最先进入的硬件锁访问请求并执行锁存储空间访问操作,然后返回应答报文。
地址 410073 湖南省长沙市砚瓦池正街47号中国人民解放军国防科学技术大学计算机学院