发明名称 使用锁相环的校准的驰张振荡器
摘要 呈现了一种用于过程独立的、基于自校准弛张的时钟源的技术和相应的电路。这里所呈现的该技术和电路可以大量减少校准所需要的时间和成本。基于弛张的时钟源产生其频率基于trim值的时钟信号。从初始trim值开始产生时钟信号,将该时钟信号的频率与参考时钟频率值比较,并且相应地每次上下调整trim值1比特。在这个过程已经继续了一段时间之后,使用最小-最大逻辑以确定最大和最小的trim值,以及基于这些设置用于时钟的最终trim值。这个校准过程还可以被用于提取在特定芯片硅上的实施是否或有多少是在快或慢的工艺角中。
申请公布号 CN102934363A 申请公布日期 2013.02.13
申请号 CN201180027956.5 申请日期 2011.03.30
申请人 桑迪士克科技股份有限公司 发明人 D.潘乔里;B.奥德达拉;N.普雷萨德;S.博加;S.R.萨宾尼;J.纳雷达西
分类号 H03L7/099(2006.01)I;H03K3/011(2006.01)I;H03K3/023(2006.01)I 主分类号 H03L7/099(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 黄小临
主权项 一种电路,包括:时钟产生电路,包括驰张振荡器,驰张振荡器产生具有取决于修剪值的频率的可校准的输出时钟信号;频率比较电路,连接以接收参考时钟信号和从可校准的时钟信号得到的反馈时钟信号,并且提供该反馈时钟信号具有高于还是低于该参考频率的频率的指示;以及修剪值调整电路,包括:上‑下计数器,连接以接收该指示,并且响应于该指示从初始/缺省修剪值开始调整该修剪值更高或更低;以及最小‑最大逻辑,其中响应于赋予使能信号,确定修剪值中的最小值和最大值,并且响应于去除该使能信号,将修剪值设定为从修剪值中的最小值和最大值得到的值。
地址 美国得克萨斯州