发明名称 一种用于PXI智能测试平台设备的集成触发路由装置
摘要 本发明公开了一种用于PXI智能测试平台设备的集成触发路由装置,其上的FPGA通过三类信号线连接背板上的外设插槽,包括TTL触发总线、星型触发线和差分触发线;其中,差分触发线包括3对差分输出线以及n组差分输入线;FPGA还连接系统控制器软件、GPS模块和外部接口;FPGA中划分出触发路由模块和存储模块,存储模块中存有触发源列表和触发终端列表;触发路由模块根据外部输入,建立触发源和触发终端的配对关系;当选定一组当前使用的配对关系时,根据选定的配对关系将触发源导出到触发终端。本发明集成了6种触发方式,触发类型全面,使用灵活。
申请公布号 CN102929758A 申请公布日期 2013.02.13
申请号 CN201210421323.9 申请日期 2012.10.29
申请人 北京航天测控技术有限公司 发明人 周庆飞;王石记;安佰岳;李洋;杜影
分类号 G06F11/267(2006.01)I 主分类号 G06F11/267(2006.01)I
代理机构 北京理工大学专利中心 11120 代理人 杨志兵;高燕燕
主权项 一种用于PXI智能测试平台设备的集成触发路由装置,该PXI智能测试平台设备的背板上设有n个外设插槽,n为正整数;其特征在于,该集成触发路由装置包括:设置在PXI智能测试平台设备上的FPGA和设置在背板上的扇出模块;FPGA通过三类信号线连接背板上的外设插槽,包括TTL触发总线、星型触发线和差分触发线;其中,TTL触发总线为8根记为PXI_TRIG[0:7],每根触发总线通过背板分别送给所有外设插槽;星型触发线PXI_STAR为一根,其连接到背板上的第一扇出模块,第一扇出模块将星型触发线扇出n路到n个外设插槽上;差分触发线包括3对差分输出线DiffA、DiffB、DiffD,以及n组差分输入线,三对差分输出线以对为单位一对一地连接到背板上的三块差分信号扇出模块,每个差分信号扇出模块将差分信号扇出n路一对一的连接到n个外设插槽上,每组差分输入线对应一个外设插槽,连接对应的外设插槽和FPGA;每组输入线包括3对差分线DiffC、DiffE、DiffF;FPGA还连接系统控制器软件、GPS模块和外部接口;FPGA中划分出触发路由模块和存储模块,存储模块中存有触发源列表和触发终端列表;其中,触发源列表存储14类触发源,包括软件触发源、外部触发源、8个TTL触发源、三个差分触发源和GPS时钟触发源;触发源列表存储14类触发终端,包括外部触发终端、8个TTL触发终端、三个差分触发终端、星形触发终端;触发路由模块根据外部输入,建立触发源和触发终端的配对关系;当选定一组当前使用的配对关系时,根据选定的配对关系将触发源导出到触发终端。
地址 100041 北京市石景山区实兴东街3号