发明名称 |
信号处理装置与信号处理方法 |
摘要 |
提供了一种信号处理装置,包括:采样时钟生成器,用于通过延迟与载波具有相同频率的驱动时钟的相位来生成采样时钟;逻辑数据生成器,用于与驱动时钟同步地生成逻辑数据,所述逻辑数据是通过使用所生成的驱动时钟对通过偏移载波的相位而获得的调制信号进行采样而生成的;采样比特串生成器,用于通过移位逻辑数据来生成采样比特串;相位误差数据生成器,用于使用从采样比特串中提取的与载波的一个周期相对应的比特串,来生成比特串的相位与载波的相位之间的相位误差数据;以及提取位置确定单元,用于基于相位误差数据来确定具有与载波的相位相似的相位的比特串的提取位置。 |
申请公布号 |
CN101800635B |
申请公布日期 |
2013.02.13 |
申请号 |
CN201010109898.8 |
申请日期 |
2010.02.02 |
申请人 |
索尼公司 |
发明人 |
井手直纪 |
分类号 |
H04L7/033(2006.01)I;H04L7/10(2006.01)I |
主分类号 |
H04L7/033(2006.01)I |
代理机构 |
北京市柳沈律师事务所 11105 |
代理人 |
黄小临 |
主权项 |
一种信号处理装置,包括:采样时钟生成单元,用于通过将与载波具有相同频率的驱动时钟的相位延迟预定量来生成采样时钟;逻辑数据生成单元,用于与驱动时钟同步地生成多个逻辑数据,其中,所述多个逻辑数据是通过使用由采样时钟生成单元生成的采样时钟来采样通过偏移载波的相位获得的调制信号而生成的;采样比特串生成单元,用于通过依据预定驱动时钟移位由逻辑数据生成单元生成的逻辑数据,来生成具有比载波的一个周期长的长度的采样比特串;相位误差数据生成单元,用于使用从由采样比特串生成单元生成的采样比特串中提取的与载波的一个周期相对应的比特串,来生成表示比特串的相位与载波的相位之间的偏移量的相位误差数据;以及提取位置确定单元,用于基于由相位误差数据生成单元生成的相位误差数据来确定与一个周期相对应的、具有与载波相位相似的相位的比特串的提取位置。 |
地址 |
日本东京都 |