发明名称 基于非写分配的高速缓存一致性的多核处理器数据传输系统
摘要 一种基于非写分配的高速缓存一致性的多核处理器数据传输系统,所述多核处理器数据传输系统包括一个监听管理单元、至少两个的采用写回式高速缓存且其写缺失时采用非写分配策略的处理器、片上互连总线和共享存储器,当其中一个处理器产生一致性操作时,会把一致性操作的相关信息发给监听管理单元,然后等待监听管理单元处理完毕给回响应后,处理器完成该一致性操作。本发明提供一种有效减少对共享存储器的访问操作、缩短访问平均时延、提升处理器性能的基于非写分配的高速缓存一致性的多核处理器数据传输系统。
申请公布号 CN102929832A 申请公布日期 2013.02.13
申请号 CN201210358089.X 申请日期 2012.09.24
申请人 杭州中天微系统有限公司 发明人 严晓浪;修思文;黄凯;葛海通
分类号 G06F15/167(2006.01)I 主分类号 G06F15/167(2006.01)I
代理机构 杭州天正专利事务所有限公司 33201 代理人 王兵;王利强
主权项 一种基于非写分配的高速缓存一致性的多核处理器数据传输系统,其特征在于:所述多核处理器数据传输系统包括一个监听管理单元、至少两个的采用写回式高速缓存且其写缺失时采用非写分配策略的处理器、片上互连总线和共享存储器,当其中一个处理器产生一致性操作时,会把一致性操作的相关信息发给监听管理单元,然后等待监听管理单元处理完毕给回响应后,处理器完成该一致性操作,其中,所述监听管理单元包括:一致性请求仲裁部,用以接收各个处理器发送的一致性操作的相关信息后,把这些信息进行仲裁、串行化,然后发往监听处理部;监听处理部,用以按照一致性请求仲裁模块给出的一致性请求把相应的监听操作发送给除一致性请求发起者之外的其它各个处理器;当所有接收该监听操作的处理器都给回响应和可能需要的数据后,如果不需要发起对共享存储器的访问,该监听处理部把各处理器对该监听操作的响应和可能需要的数据发送给一致性响应部;如果需要发起对共享存储器的访问,则把相应的操作信息发送给共享存储器访问部,待共享存储器访问部完成对共享存储器的访问操作后,该监听处理部把相应的响应和可能需要的数据发送给一致性响应部;共享存储器访问部,用以根据监听处理部的请求,发起对共享存储器的响应,给回监听处理部以完成的响应和可能需要的数据;一致性响应部,用以根据监听处理部给回的响应和可能需要的数据,给回发起本次一致性操作的处理器以一致性响应和可能需要的数据。
地址 310012 浙江省杭州市西湖区华星路99号创业大厦A409