发明名称 数据传输装置及方法
摘要 本发明提供了一种数据传输装置,包括:时钟采样电路、逻辑整合电路、数据预采样电路、以及数据重采样电路。本发明还提供了一种数据传输方法。本发明在数据传输过程中的数据重采样时,不需要利用时延来约束模拟时钟信号和数字时钟信号的相位关系、也不需要利用PLL/DLL技术对模拟时钟信号与数字时钟信号进行同步,从而能够避免用于相位约束的时延所导致的可移植性不高、以及PLL/DLL技术所导致的成本较高的缺陷,进而能够在兼顾较高的可移植性以及较低的成本的情况下实现数据重采样。
申请公布号 CN102916700A 申请公布日期 2013.02.06
申请号 CN201110228661.6 申请日期 2011.08.05
申请人 炬力集成电路设计有限公司 发明人 杨秋平
分类号 H03M1/54(2006.01)I;H03L7/06(2006.01)I 主分类号 H03M1/54(2006.01)I
代理机构 北京德琦知识产权代理有限公司 11018 代理人 王一斌;王琦
主权项 一种数据传输装置,其特征在于,包括:时钟采样电路、逻辑整合电路、数据预采样电路、以及数据重采样电路;所述时钟采样电路用于以高频时钟信号为采样时钟,对输入的数字时钟信号顺序进行至少三级采样、并输出第一采样时钟信号和第二采样时钟信号;其中,所述高频信号的频率为第一频率,所述数字时钟信号、所述第一采样时钟信号、所述第二采样时钟信号的频率均为第二频率,所述第一频率为所述第二频率的至少三倍;所述第一采样时钟信号以第一延时延迟于所述数字时钟信号、所述第二采样时钟信号以第二延时延迟于所述第一采样时钟信号,所述第一延时大于等于预设的可靠重采样延时、所述第二延时至少为所述第一频率的半个时钟周期;所述逻辑整合电路用于对输入的所述第一采样时钟信号和所述第二采样时钟信号进行逻辑整合、并输出选通信号;其中,所述选通信号的频率为所述第二频率,所述选通信号的有效时长等于所述第二延时;所述数据预采样电路用于以所述高频时钟信号为采样时钟,对所述选通信号有效时输入的数字数据信号进行采样以及采样保持、并输出预采样数据信号;其中,所述数字数据信号和所述采样数据信号的频率均为所述第二频率;所述数据重采样电路用于以模拟时钟信号为采样时钟,对输入的所述预采样数据信号进行采样、并输出模拟数据信号;其中,所述模拟时钟信号和所述模拟数据信号的频率均为所述第二频率。
地址 519085 广东省珠海市高新区科技创新海岸科技四路1号