发明名称 |
半导体器件及其制造方法 |
摘要 |
本公开提供一种半导体器件及其制造方法,该半导体器件包括:沟道层,由化合物半导体制成;势垒层,设置在沟道层上方且由这样的化合物半导体制成,在与沟道层的结中该化合物半导体在载流子行进侧的能带比沟道层中在载流子行进侧的能带远离沟道层中的本征费米能级;低电阻区域,设置在势垒层的表面层中,且通过包含杂质而具有比周围部分低的电阻;源极电极和漏极电极,在夹置低电阻区域的位置处连接到势垒层;栅极绝缘层,设置在低电阻区域上;以及栅极电极,隔着栅极绝缘层设置在低电阻区域上方。 |
申请公布号 |
CN102903737A |
申请公布日期 |
2013.01.30 |
申请号 |
CN201210252482.0 |
申请日期 |
2012.07.20 |
申请人 |
索尼公司 |
发明人 |
竹内克彦;谷口理 |
分类号 |
H01L29/06(2006.01)I;H01L29/778(2006.01)I;H01L21/335(2006.01)I |
主分类号 |
H01L29/06(2006.01)I |
代理机构 |
北京市柳沈律师事务所 11105 |
代理人 |
焦玉恒 |
主权项 |
一种半导体器件,包括:沟道层,由化合物半导体制成;势垒层,设置在所述沟道层上方且由这样的化合物半导体制成,在与所述沟道层的结中该化合物半导体在载流子行进侧的能带比所述沟道层中在载流子行进侧的能带远离所述沟道层中的本征费米能级;低电阻区域,设置在所述势垒层的表面层中,且通过包含杂质而具有比周围部分低的电阻;源极电极和漏极电极,在夹置所述低电阻区域的位置处连接到所述势垒层;栅极绝缘层,设置在所述低电阻区域上;以及栅极电极,隔着所述栅极绝缘层设置在所述低电阻区域上方。 |
地址 |
日本东京都 |