发明名称 一种恒比定时鉴别电路
摘要 本发明公开了一种恒比定时鉴别电路,目的是提高定时精度和可靠性。本发明由缓冲器、预鉴别器、恒比定时鉴别器和信号合成器构成;缓冲器对VIN进行功率放大和驱动能力增强后,向预鉴别器和恒比定时鉴别器输出VB;预鉴别器对VB进行判断,将结果VP输出给信号合成器;恒比定时鉴别器根据VB确定定时点,将定时信号VC输给信号合成器;信号合成器根据VP和VC产生定时信号VOUT。恒比定时鉴别器由延时器、低通滤波器和第一比较器构成;低通滤波器采用一阶、多阶RC或RLC低通滤波器。延时器采用多级LC或RLC网络。低通滤波器和延时器将定时点设置在参考信号的峰值点和延时信号的上升沿斜率最大点。本发明稳定性、可靠性高、精度高、体积小、易于集成、调节方便。
申请公布号 CN102904551A 申请公布日期 2013.01.30
申请号 CN201210377442.9 申请日期 2012.10.08
申请人 中国人民解放军国防科学技术大学 发明人 胡春生;秦石乔;王省书;黄宗升;战德军
分类号 H03K5/1252(2006.01)I 主分类号 H03K5/1252(2006.01)I
代理机构 国防科技大学专利服务中心 43202 代理人 郭敏
主权项 一种恒比定时鉴别电路,其特征在于恒比定时鉴别电路由缓冲器、预鉴别器、恒比定时鉴别器和信号合成器构成;缓冲器从外部接收脉冲信号VIN,对VIN进行功率放大和驱动能力增强后得到信号VB,向预鉴别器和恒比定时鉴别器输出信号VB;预鉴别器从缓冲器获取信号VB,对VB进行判断,确定有无脉冲信号,将判断结果信号VP输出给信号合成器;恒比定时鉴别器从缓冲器获取信号VB,根据VB确定定时点,将定时信号VC输出给信号合成器;信号合成器从预鉴别器获取信号VP,从恒比定时鉴别器获取信号VC,从外部获取复位信号RST,信号合成器根据信号VP和信号VC产生最终的定时信号VOUT,根据RST进行复位。
地址 410073 湖南省长沙市开福区德雅路109号