发明名称 运算放大器及运算放大器的开关控制方法
摘要 本发明涉及运算放大器及其开关控制方法。睡眠状态时,断开运算放大器(1)的非反转输入端及反转输入端与外部的连接,PMOS晶体管(M2,M3)及NMOS晶体管(M7,M8)的各栅极分别与接地电压GND连接,PMOS晶体管(M2,M3)的各源极和各衬底栅分别与接地电压GND连接,PMOS晶体管(M9,M10)的各源极分别与接地电压GND连接,NMOS晶体管(M7,M8)的各漏极分别与接地电压GND连接,PMOS晶体管(M11)的漏极与电源电压VDD连接。为了减少输出噪声,使用低耐压晶体管场合,即使在通常动作时及睡眠状态时,也能防止对该低耐压晶体管施加超过耐压那样的电压。
申请公布号 CN101420206B 申请公布日期 2013.01.30
申请号 CN200810170611.5 申请日期 2008.10.22
申请人 株式会社理光 发明人 安达幸一郎
分类号 H03F3/45(2006.01)I 主分类号 H03F3/45(2006.01)I
代理机构 北京银龙知识产权代理有限公司 11243 代理人 许静
主权项 一种运算放大器,包括:第一差动级,具有由PMOS晶体管构成的差动对;第二差动级,具有由NMOS晶体管构成的差动对;第一级联放大级,与所述第一差动级对应,由NMOS晶体管构成;第二级联放大级,与所述第二差动级对应,由PMOS晶体管构成;输出单元,产生与所述第一、第二级联放大级的各输出信号相对应的信号输出;第一开关控制单元,控制非反转输入端与上述第一差动级和第二差动级中一方的输入晶体管的控制极之间的连接,控制反转输入端与上述第一差动级和第二差动级中另一方的输入晶体管的控制极之间的连接;以及第二开关控制单元,控制负侧电源电压端与上述第一差动级和第二差动级中的输入晶体管的各控制极之间的连接,控制负侧电源电压端与上述第一差动级的输入晶体管的衬底栅之间的连接;其中,当用于使得动作停止的外部信号输入时,第一开关控制单元断开非反转输入端与上述第一差动级和第二差动级中一方的输入晶体管的控制极之间的连接,断开反转输入端与上述第一差动级和第二差动级中另一方的输入晶体管的控制极之间的连接,第二开关控制单元使得负侧电源电压端与上述第一差动级和第二差动级中的输入晶体管的各控制极以及上述第一差动级的输入晶体管的衬底栅分别连接。
地址 日本东京都