发明名称 半导体存储器
摘要 提供一种半导体存储器。电压检测电路在读出至一对位线中的一方的电荷量达到规定量时,输出检测信号。定时生成电路的屏蔽电路屏蔽传感放大器激活信号的输出,直至检测信号被输出。传感放大器判断与传感放大器激活信号同步地从存储单元读出至位线的数据的逻辑。传感放大器的工作在从存储单元向位线读取规定量的电荷后开始,即,在输出检测信号后开始。因此,在定时信号的输出定时因半导体存储器的制造条件的变动而提前的情况下也能够在传感放大器中正确地锁存从存储单元读取的数据。其结果,能够防止半导体存储器的误动作。
申请公布号 CN101675480B 申请公布日期 2013.01.23
申请号 CN200780053021.8 申请日期 2007.05.18
申请人 富士通半导体股份有限公司 发明人 森田敬三;中林谦一
分类号 G11C11/22(2006.01)I;G11C11/4099(2006.01)I 主分类号 G11C11/22(2006.01)I
代理机构 隆天国际知识产权代理有限公司 72003 代理人 向勇;浦柏明
主权项 一种半导体存储器,其特征在于,具有:多个存储单元,具有能够蓄积与数据的逻辑对应的电荷的电容器,位线,其与上述存储单元分别连接,电压检测电路,其被设置为与用于读取互补的数据的一对上述位线对应,在对上述存储单元进行存取时,当读出至上述一对位线中的一个位线的电荷量达到规定量时,输出检测信号,定时生成电路,其具有级联连接的多个延迟电路,从上述延迟电路分别输出定时信号,并响应一个上述定时信号而输出传感放大器激活信号,传感放大器,其判断与上述传感放大器激活信号同步地从上述存储单元读出至上述位线的数据的逻辑;上述定时生成电路具有屏蔽电路,该屏蔽电路屏蔽上述传感放大器激活信号的输出,直至上述检测信号被输出为止;输出一个上述定时信号的延迟电路的后级的延迟电路通过接收上述传感放大器激活信号来进行工作。
地址 日本神奈川县横浜市