发明名称 接收装置
摘要 在接收装置(1)中,根据由相位调整电路(50)进行相位调整后的时钟信号,通过采样时钟信号生成电路(40)来生成多相采样时钟信号。通过采样模块电路(30n),在采样时钟信号所指示的定时,对串行数据信号的各比特数据进行采样而输出。相位调整电路(50)中的时钟信号的相位调整量设定为,抵消从在采样时钟信号生成电路(40)中生成多相采样时钟信号、到在采样模块电路(30n)中该采样时钟信号指示采样定时为止的延迟时间。
申请公布号 CN101627572B 申请公布日期 2013.01.09
申请号 CN200880004065.6 申请日期 2008.02.08
申请人 哉英电子股份有限公司 发明人 面一幸;斋藤隆太郎
分类号 H04L7/02(2006.01)I;H03L7/00(2006.01)I 主分类号 H04L7/02(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 黄纶伟
主权项 一种接收装置,该接收装置接收串行数据信号和时钟信号,根据所述时钟信号对所述串行数据信号的各比特数据进行采样而输出,其特征在于,该接收装置具有:采样模块电路,其输入所接收的所述串行数据信号,并且还输入多相采样时钟信号,在所述采样时钟信号所指示的定时,对所述串行数据信号的各比特数据进行采样而输出;相位调整电路,其输入所接收的所述时钟信号,调整该输入的时钟信号的相位,输出该相位调整后的时钟信号;以及采样时钟信号生成电路,其输入由所述相位调整电路进行相位调整而输出的时钟信号,根据该输入的时钟信号来生成所述多相采样时钟信号,所述采样时钟信号生成电路包括:电压控制延迟线部,其生成所述多相采样时钟信号;以及输出缓冲部,其向所述采样模块电路输出由该电压控制延迟线部生成的所述多相采样时钟信号,所述采样模块电路包括:输入缓冲部,其输入从所述采样时钟信号生成电路的所述输出缓冲部输出的所述多相采样时钟信号;以及采样部,其在经过该输入缓冲部后的所述多相采样时钟信号指示的定时,对所述串行数据信号的各比特数据进行采样并输出,所述相位调整电路以下述方式来调整所述时钟信号的相位:抵消所述采样时钟信号生成电路的所述输出缓冲部中的延迟时间与所述采样模块电路的所述输入缓冲部中的延迟时间之和。
地址 日本东京