发明名称 移位寄存器单元、栅极驱动电路及显示装置
摘要 本发明公开了一种移位寄存器单元、栅极驱动电路及显示装置,其中的移位寄存器单元包括:T1,其第一电极连接输入端,栅极连接第二时钟信号输入端;T2,其第一电极连接T1的第二电极,栅极连接复位端,第二电极连接低电位连接端;T3,其第二电极连接输出端,第一电极连接第一时钟信号输入端,栅极连接T1的第二电极;T4,其第一电极连接输出端,栅极连接复位端,第二电极连接低电位连接端;T5,其栅极连接第二时钟信号输入端,第一电极连接输出端,第二电极连接低电位连接端;电容,连接在T3的栅极和第二电极之间;第一时钟信号和第二时钟信号互为周期相同的反相信号,用以较好地控制电路输出栅驱动方波中的毛刺杂峰。
申请公布号 CN102867475A 申请公布日期 2013.01.09
申请号 CN201210337970.1 申请日期 2012.09.13
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 高山;黄炜赟;祁小敬
分类号 G09G3/20(2006.01)I;G09G3/36(2006.01)I;G11C19/28(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种移位寄存器单元,包括输入端、输出端、第一时钟信号输入端、第二时钟信号输入端、低电位连接端以及复位端,其特征在于,该移位寄存器单元还包括:第一薄膜晶体管,其第一电极连接输入端,栅极连接所述第二时钟信号输入端;第二薄膜晶体管,其第一电极连接所述第一薄膜晶体管的第二电极,栅极连接所述复位端,第二电极连接所述低电位连接端;第三薄膜晶体管,其第二电极连接所述输出端,第一电极连接第一时钟信号输入端,栅极连接所述第一薄膜晶体管的第二电极;第四薄膜晶体管,其第一电极连接所述输出端,栅极连接所述复位端,第二电极连接所述低电位连接端;第五薄膜晶体管,其栅极连接第二时钟信号输入端,第一电极连接所述输出端,第二电极连接所述低电位连接端;电容,其连接在所述第三薄膜晶体管的栅极和第二电极之间;其中,从所述第一时钟信号输入端输入的第一时钟信号和从所述第二时钟信号输入端输入的第二时钟信号互为周期相同的反相信号。
地址 100015 北京市朝阳区酒仙桥路10号