发明名称 |
运算放大器 |
摘要 |
一种运算放大器,包括主要差动输入对、主要尾端电流源模块、N个辅助差动输入对以及N个辅助尾端电流源模块,其中N为正整数。主要差动输入对的第一及第二输入端用以分别接收互为差动信号的第一及第二输入信号。主要尾端电流源模块在第一时间区间提供主要差动输入对尾端电流。各辅助差动输入对的第一及第二输入端用以分别接收第一及第二输入信号。各辅助尾端电流源模块在第二时间区间提供辅助尾端电流至对应连接的各辅助差动输入对。第一以及第二时间区间部分重叠。 |
申请公布号 |
CN102868375A |
申请公布日期 |
2013.01.09 |
申请号 |
CN201110191263.1 |
申请日期 |
2011.07.08 |
申请人 |
联咏科技股份有限公司 |
发明人 |
黄如琳;曾柏瑜 |
分类号 |
H03F3/45(2006.01)I;H03F1/08(2006.01)I |
主分类号 |
H03F3/45(2006.01)I |
代理机构 |
北京市柳沈律师事务所 11105 |
代理人 |
史新宏 |
主权项 |
一种运算放大器,包括:一主要差动输入对,具有共同端、第一及第二差动端以及第一及第二输入端,其第一及第二输入端用以分别接收互为差动信号的一第一及一第二输入信号;一主要尾端电流源模块,耦接至该主要差动输入对的共同端,并在一第一时间区间提供该主要差动输入对一尾端电流;N个辅助差动输入对,其中N为正整数,其中各该辅助差动输入对具有共同端、第一及第二差动端以及第一及第二输入端,其第一及第二输入端用以分别接收该第一及该第二输入信号,其第一及第二差动端分别耦接至该主要差动输入对的第一及第二差动端;以及N个辅助尾端电流源模块,这些辅助尾端电流源模块分别耦接至这些辅助差动输入对的共同端,各该辅助尾端电流源模块在一第二时间区间提供一辅助尾端电流至对应连接的各该辅助差动输入对,其中,该第一时间区间以及该第二时间区间部分重叠。 |
地址 |
中国台湾新竹科学工业园区 |