发明名称 一种直接序列扩频的并行解扩的码片同步方法
摘要 一种直接序列扩频的并行解扩的码片同步方法,它是基于直接序列扩频的并行解扩系统完成的,包括计算机、AD模数转换器、相关器和序列发生器,将接收到的每路并行数据,与按设定抽取率抽取的每组伪随机码序列作遍历的相关处理,根据处理结果的相关峰值判断当前码片的偏移量,进而做出调整实现码片的同步。本发明快速方便地实现码片同步,且计算方法简单高效,解决了直接序列扩频通信并行解扩的同步难题。
申请公布号 CN102857251A 申请公布日期 2013.01.02
申请号 CN201210332769.4 申请日期 2012.09.10
申请人 上海交通大学 发明人 杨华;熊箭;归琳;刘勃;马文峰
分类号 H04B1/7073(2011.01)I 主分类号 H04B1/7073(2011.01)I
代理机构 上海新天专利代理有限公司 31213 代理人 张泽纯
主权项 1.一种直接序列扩频的并行解扩的码片同步方法,它是基于直接序列扩频的并行解扩系统完成的,所述的并行解扩系统包括计算机、AD模数转换器、相关器和序列发生器;其特征在于,该方法包括如下具体步骤:(1)序列发生器生成长度为l的伪随机序列S,计算机对该伪随机序列S按抽取速率D进行抽取,得到D组伪随机码序列,并保存在计算机的存储器内:S<sub>i</sub>=Dec|<sub>D</sub>(s),i=0,1,…,D-1;其中,D为大于等于1的正整数;(2)AD模数转换器对长度为L的接收信号Y,其中L=nl,是同步检测的次数,按抽取速率D进行抽取,得到D路并行数据:Y<sub>j</sub>=Dec|<sub>D</sub>(Y),j=0,1,…,D-1(3)AD模数转换器将D路并行接收数据、存储器将D组伪随机码序列分别输入到相关器,作遍历的相关处理,再经计算机进行求和运算和判决比较,公式如下:<maths num="0001"><![CDATA[<math><mrow><msub><mi>P</mi><mi>j</mi></msub><mo>=</mo><msubsup><mi>&Sigma;</mi><mrow><mi>i</mi><mo>=</mo><mn>0</mn></mrow><mrow><mi>D</mi><mo>-</mo><mn>1</mn></mrow></msubsup><msub><mi>P</mi><mi>ji</mi></msub><mo>=</mo><msubsup><mi>&Sigma;</mi><mrow><mi>i</mi><mo>=</mo><mn>0</mn></mrow><mrow><mi>D</mi><mo>-</mo><mn>1</mn></mrow></msubsup><msub><mi>Y</mi><mi>j</mi></msub><mo>&CircleTimes;</mo><msub><mi>S</mi><mi>i</mi></msub><mo>,</mo><mi>j</mi><mo>=</mo><mn>0,1</mn><mo>,</mo><mo>&CenterDot;</mo><mo>&CenterDot;</mo><mo>&CenterDot;</mo><mo>,</mo><mi>D</mi><mo>-</mo><mn>1</mn><mo>-</mo><mo>-</mo><mo>-</mo><mrow><mo>(</mo><mn>1</mn><mo>)</mo></mrow></mrow></math>]]></maths>其中,<img file="FDA00002117229200012.GIF" wi="40" he="43" />表示相关运算,P<sub>ji</sub>表示第j路并行接收数据与第i路伪随机码序列的相关结果,P<sub>j</sub>表示第j路并行接收数据与D组伪随机码序列进行遍历相关运算后的相关峰值之和,观察并比较相关峰值之和,经过门限判决后,当P<sub>j</sub>的峰值出现在第l,2l,…,nl个采样时刻处时,则判定码片向左的偏移量为:x=j位;(4)根据得到的偏移量x,将接收到的数据序列整体向右调整x位,实现直接序列扩频的并行解扩的码片同步。
地址 200240 上海市闵行区东川路800号