发明名称 电子电路
摘要 本发明之技术课题在于提供一种于藉由电磁耦合实现基板间通讯情况下,即便使复数通讯频道邻近而并联排列,仍可将串音的发生减小到实际上可忽视程度的电子电路,于下频道设置送讯线圈11,于上频道设置收讯线圈12,于晶片间的距离为X,通讯频道间的距离(亦即线圈中心间的水平距离)为Y时,在既定Y0中,存在有送讯线圈11所引起的收讯线圈12内的磁通密度成为0的位置。亦即,由于Y若小,即发生大的串音,Y若大,即发生符号相反的小串音,故于其途中一定存在有在收讯线圈12内磁通密度B积分值成为0的位置。按照原理,于此位置不会发生串音。
申请公布号 TWI381517 申请公布日期 2013.01.01
申请号 TW094128992 申请日期 2005.08.24
申请人 学校法人庆应义塾 日本 发明人 黑田忠广;沟口大介;三浦典之
分类号 H01L25/18;H01L25/04 主分类号 H01L25/18
代理机构 代理人 林志刚 台北市中山区南京东路2段125号7楼
主权项
地址 日本