发明名称 I2C总线控制电路
摘要 本发明所解决的技术问题是:现有的I2C总线控制电路通过中断信号来实现发送数据的设定定时,并且连续的多个数据的发送时间不仅依赖于I2C总线的时钟,还包括控制器的中断处理的开销,因而浪费通信时间。鉴于此,本发明采用了在具备发送控制部(413)、顺序控制部(416)、数据线控制部(411)、时钟线控制部(412)的现有的构成上增加了连续发送控制部(422)的I2C总线控制电路(410)的构成。连续发送控制部(422)具有连续发送字节数寄存器(423)、从第一至第(n-1)的连续发送数据寄存器(424、425、426),完成连续发送时或者检测错误时向控制器(419)供给中断信号。从而削减控制器(419)的中断处理次数,来缩短通信时间。
申请公布号 CN101237441B 申请公布日期 2012.12.26
申请号 CN200810008501.9 申请日期 2008.01.23
申请人 松下电器产业株式会社 发明人 小西雅人;樋口壮志
分类号 H04L29/02(2006.01)I;H04L1/00(2006.01)I;H04L1/16(2006.01)I;G06F13/24(2006.01)I 主分类号 H04L29/02(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 汪惠民
主权项 一种I2C总线控制电路,与进行控制和观测的控制器连接而被使用,所述I2C总线控制电路具有:顺序控制部,其每当发送一个字节时,产生第一中断信号;和连续发送控制部,其包括用于设定发送数据的发送字节数的发送字节数寄存器,且将第二中断信号传递给所述控制器,其中所述第二中断信号是以所述发送字节数中减去1的次数,使来自所述顺序控制部的所述第一中断信号无效化,并且在第所述发送字节数次,使来自所述顺序控制部的所述第一中断信号有效化的信号。
地址 日本大阪府