发明名称 一种存储电路
摘要 本发明涉及一种存储电路,包括不交叠时钟模块和信息存储模块,其中:所述不交叠时钟模块,用于为所述信息存储模块提供两路不交叠时钟信号,所述不交叠时钟信号是指不同时为高电平的时钟信号;所述信息存储模块,用于在所述两路不交叠时钟信号的控制下,保存短时间数字信息。本发明存储电路可以满足无源射频识别标签对低功耗的要求,并且能够在电流较小的情况下很好地控制信息更改时间。
申请公布号 CN101833990B 申请公布日期 2012.12.26
申请号 CN200910300852.1 申请日期 2009.03.13
申请人 国民技术股份有限公司 发明人 孙迎彤;周盛华
分类号 G11C11/404(2006.01)I;G11C11/4076(2006.01)I;H03K19/173(2006.01)I;G11C11/4091(2006.01)I 主分类号 G11C11/404(2006.01)I
代理机构 北京轻创知识产权代理有限公司 11212 代理人 杨立
主权项 一种存储电路,其特征在于,包括不交叠时钟模块和信息存储模块,所述不交叠时钟模块用于为所述信息存储模块提供两路不交叠时钟信号,所述不交叠时钟信号是指不同时为高电平的时钟信号,所述信息存储模块用于在所述两路不交叠时钟信号的控制下,保存短时间数字信息,其中:所述信息存储模块由第一CMOS开关(SW1)和第二CMOS开关(SW2)以及第一CMOS电容(C1)和第二CMOS电容(C2)构成,第一CMOS开关(SW1)和第二CMOS开关(SW2)相串联,第一CMOS电容(C1)连接在第一CMOS开关(SW1)和第二CMOS开关(SW2)的接合点与地之间,第二CMOS电容(C2)连接在第二CMOS开关(SW2)的另一端与地之间,第一CMOS开关(SW1)和第二CMOS开关(SW2)分别受所述不交叠时钟模块提供的两路不交叠时钟信号控制;所述不交叠时钟模块由一个非门和两个或非门组成,其中,第一或非门的一个输入端与第二或非门的输出端相连,另一个输入端为时钟信号输入端,第二或非门的一个输入端与第一或非门的输出端相连,另一个输入端和非门的输出端相连,所述非门的输入端与时钟信号输入端相连,第一或非门的输出端为第一时钟信号输出端,第二或非门的输出端为第二时钟信号输出端。
地址 518057 广东省深圳市南山区高新技术产业园区深圳软件园3栋301、302