发明名称 USB全速设备数据信号同步电路
摘要 本发明公开了一种USB全速设备数据信号同步电路。用高频时钟对K状态和SE0状态指示信号进行同步,同步逻辑使用两级D锁存器消除数据信号亚稳态问题,再使用一个D锁存器和一个二输入与门消除SE0状态指示信号上由毛刺被高频时钟误采样而导致的错误脉冲信号。同步和清除错误脉冲后,再组合产生USB总线数据信号内部逻辑所使用的K状态、J状态和SE0状态指示信号。本发明能使符合USB全速协议的USB设备的异步数据信号被同步而且保证了同步后信号的正确性。
申请公布号 CN102831092A 申请公布日期 2012.12.19
申请号 CN201110159171.5 申请日期 2011.06.14
申请人 上海华虹集成电路有限责任公司 发明人 叶国平
分类号 G06F13/38(2006.01)I 主分类号 G06F13/38(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 戴广志
主权项 一种USB全速设备数据信号同步电路,其特征在于,包括:SE0状态指示信号同步电路,包括依次串接的第一D锁存器、第二D锁存器和第三D锁存器,所述三个D锁存器的时钟输入端输入芯片工作时钟域的同步时钟信号,第二D锁存器和第三D锁存器的数据输出端分别与一个二输入与门的输入端相连接,同步前的SE0状态指示信号输入至第一D锁存器的数据输入端,二输入与门的输出端输出同步后的SE0状态指示信号;K状态或J状态指示信号同步电路,包括依次串接的第四D锁存器、第五D锁存器和第六D锁存器,所述三个D锁存器的时钟输入端输入芯片工作时钟域的同步时钟信号,同步前的K状态或J状态指示信号输入至第四D锁存器的数据输入端,第六D锁存器的数据输出端输出同步后的K状态或J状态指示信号。
地址 201203 上海市浦东新区碧波路572弄39号