发明名称 一种基于时域的低压信号读出电路及其控制方法
摘要 本发明公开了一种基于时域的低压信号读出电路及其控制方法,涉及数模混合集成电路设计领域,包括:传感器、模拟开关、第一开关、电容、第二开关、数字锁存器、数字缓冲器、计数器和数字信号处理器,传感器读出的电信号连接模拟开关的源极,模拟开关的栅极接斜坡信号,模拟开关的漏极分别与第一开关的一端、电容的上极板相连;第一开关的另一端接斜坡信号高电平;电容的下极板分别和数字锁存器的一端、第二开关的一端相连;数字锁存器的另一端、第二开关的另一端分别和数字缓冲器的一端相连;数字缓冲器的另一端和计数器的一端相连,计数器的另一端和数字信号处理器相连。本发明克服了在低电压工作条件下的性能缺陷,满足了实际应用中的需要。
申请公布号 CN102006074B 申请公布日期 2012.12.19
申请号 CN201010541553.X 申请日期 2010.11.12
申请人 天津大学 发明人 高静;叶颖聪;史再峰
分类号 H03M1/22(2006.01)I 主分类号 H03M1/22(2006.01)I
代理机构 天津市北洋有限责任专利代理事务所 12201 代理人 温国林
主权项 一种基于时域的低压信号读出电路,其特征在于,包括:传感器、模拟开关、第一开关、电容、第二开关、数字锁存器、数字缓冲器、计数器和数字信号处理器,所述传感器读出的电信号连接所述模拟开关的源极,所述模拟开关的栅极接斜坡信号,所述模拟开关的漏极分别与所述第一开关的一端、所述电容的上极板相连;所述第一开关的另一端接斜坡信号高电平;所述电容的下极板分别和所述数字锁存器的一端、所述第二开关的一端相连;所述数字锁存器的另一端、所述第二开关的另一端分别和所述数字缓冲器的一端相连;所述数字缓冲器的另一端和所述计数器的一端相连,所述计数器的另一端和所述数字信号处理器相连;其中,所述的基于时域的低压信号读出电路的控制方法包括以下步骤:(1)初始化电路,第一开关和第二开关闭合,其具体为:所述第一开关闭合,电容上极板接斜坡信号高电平;所述第二开关闭合,使得数字锁存器短路,所述数字锁存器被复位中间电平;(2)所述第一开关和所述第二开关断开;(3)斜坡信号和计数器为同步信号,当模拟开关选用NMOS管时,NMOS管的栅极上所加的斜坡信号为一路上升的斜坡信号时,所述计数器开始计数;当所述模拟开关选用PMOS管时,PMOS管的栅极上所加的斜坡信号为一路下降的斜坡信号时,所述计数器开始计数;(4)判断所述模拟开关的栅极接的斜坡信号是否大于等于传感器读出的电信号与模拟开关的阈值电压之和,如果是,所述模拟开关导通,执行步骤(5);如果否,所述模拟开关处于断开状态,重新执行步骤(3);(5)数字锁存器发生翻转,经数字缓冲器,当输出高电平时对翻转点处所述计数器输出进行锁定;(6)所述计数器输出的数字信号接数字信号处理器,进行数字信号处理。
地址 300072 天津市南开区卫津路92号