发明名称 层叠陶瓷电子部件
摘要 本发明提供层叠陶瓷电子部件,在内部电极的露出部使镀膜析出时,为了实现更可靠的镀生长,在不存在有任意的内部电极的外层部形成有伪导体时,存在层叠陶瓷电子部件的可靠性例如BDV出现降低的情形。通过沿高度方向按规定间隔连续性地配置2片以上的外层伪导体(7),形成多个外层伪导体群(31)。将外层伪导体群(31)内的外层伪导体(7)彼此的间隔设为d,外层伪导体群(31)彼此的间隔设为g时,g比d大。由此,在确保镀析出点的同时,通过使外层伪导体群(31)彼此的间隔远离,能够缓和由于外层伪导体(7)对内部电极(3、4)的按压,能够防止局部性地使内部电极间距离变短,进而能够防止BDV的降低。
申请公布号 CN102832043A 申请公布日期 2012.12.19
申请号 CN201210190680.9 申请日期 2012.06.11
申请人 株式会社村田制作所 发明人 樱谷昌弘;山本重克
分类号 H01G4/228(2006.01)I;H01G4/30(2006.01)I;H01C1/14(2006.01)I;H01L41/04(2006.01)I 主分类号 H01G4/228(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 樊建中
主权项 一种层叠陶瓷电子部件,其中,具备:陶瓷胚体,其由多个陶瓷层层叠而形成,作为外表面,具有相互对置的第1主面以及第2主面、相互对置的第1侧面以及第2侧面和相互对置的第1端面以及第2端面;第1内部电极,其配置在所述陶瓷胚体的内部,并具有第1对置部以及从所述第1对置部引出至所述陶瓷胚体的所述外表面的第1引出部;第2内部电极,其配置在所述陶瓷胚体的内部,并具有隔着所述陶瓷层与所述第1对置部对置的第2对置部、以及从所述第2对置部引出至所述陶瓷胚体的所述外表面的第2引出部;第1外部电极,其配置在所述陶瓷胚体的所述外表面上,并具有直接覆盖所述第1引出部的露出部的镀膜;和第2外部电极,其配置在所述陶瓷胚体的所述外表面上,与所述第2引出部的露出部电连接,并且与不同于所述第1外部电极的电位连接,在将连结所述第1主面以及所述第2主面的方向定义为高度方向,沿着所述高度方向,将所述第1内部电极以及所述第2内部电极所存在的区域定义为内层部,且沿着所述高度方向,将所述第1内部电极以及所述第2内部电极均不存在的区域定义为外层部时,在所述外层部配置有外层伪导体,该外层伪导体按照在将所述陶瓷胚体沿着所述高度方向进行了投影的情况下与所述第1引出部重叠的方式配置且引出至所述陶瓷胚体的所述外表面,通过所述第1外部电极的所述镀膜直接覆盖所述外层伪导体的露出部,通过沿所述高度方向按规定间隔连续性地配置2片以上的所述外层伪导体,形成多个外层伪导体群,在将所述外层伪导体群内的所述外层伪导体彼此的间隔设为d,将所述外层伪导体群彼此的间隔设为g时,g比d大。
地址 日本京都府