发明名称 一种电荷耦合流水线模数转换器的版图结构
摘要 本发明提供了一种电荷耦合流水线模数转换器版图结构,该版图包括电荷耦合采样保持电路版图区、N+1级流水线子级电路版图区、数字电路版图区、主基准信号产生电路版图区和时钟信号产生电路版图区。电荷耦合采样保持电路版图区和N+1级流水线子级电路版图区位于整个版图的中间位置;数字电路版图区位于整个模数转换器版图的右上角;主基准信号产生电路版图区和时钟信号产生电路版图区位于模数转换器版图的上下两侧。本发明电荷耦合流水线模数转换器各个版图区布局固定,位置布局合理,减小了数字噪声对模拟电路的干扰,从而使电荷耦合流水线模数转换器的性能得到保障。
申请公布号 CN101783685B 申请公布日期 2012.12.19
申请号 CN201010018158.3 申请日期 2010.01.15
申请人 中国电子科技集团公司第五十八研究所 发明人 张甘英;范晓捷;陈珍海;季惠才;黄嵩人
分类号 H03M1/54(2006.01)I 主分类号 H03M1/54(2006.01)I
代理机构 无锡市大为专利商标事务所 32104 代理人 曹祖良
主权项 一种电荷耦合流水线模数转换器版图结构,其特征是:包括电荷耦合采样保持电路版图区、N+1级流水线子级电路版图区、数字电路版图区、主基准信号产生电路版图区和时钟信号产生电路版图区;所述N+1表示模数转换器子级电路的级数数量,所述N+1级流水线子级电路版图区由N级电荷耦合流水线子级电路版图区和最后一级流水线子级电路版图区组成;数字电路版图区由相互间连接的延时同步寄存器版图区和数字校正电路版图区组成;电荷耦合采样保持电路版图区和N+1级流水线子级电路版图区位于整个电荷耦合流水线模数转换器版图的中间位置;数字电路版图区位于整个电荷耦合流水线模数转换器版图的右上角;主基准信号产生电路版图区和时钟信号产生电路版图区分别位于电荷耦合流水线模数转换器版图的上下两侧;各版图区域的连接关系为:所述电荷耦合采样保持电路版图区与N+1级流水线子级电路版图区相连,N+1级流水线子级电路版图区与数字电路版图区相连;主基准信号产生电路版图区分别与电荷耦合采样保持电路版图区以及N+1级流水线子级电路版图区相连;时钟信号产生电路版图区分别与电荷耦合采样保持电路版图区、N+1级流水线子级电路版图区、数字电路版图区、主基准信号产生电路版图区相连;所述电荷耦合采样保持电路版图区、N+1级流水线子级电路版图区和主基准信号产生电路版图区的周围均采用由P型衬底隔离带和N阱隔离带所组成的双环保护隔离带进行隔离;时钟信号产生电路版图区和数字电路版图区的周围均采用深N阱隔离带包围。
地址 214035 江苏省无锡市滨湖区惠河路5号