发明名称 3D集成电路自动布局中TSV的中间区域定位方法
摘要 本发明提供了一种3D集成电路自动布局中TSV的中间区域定位方法,属于电路设计领域。在本发明的方法中首先分别以版图的上下两层芯片边缘建立水平直角坐标系,然后分别确定出水平方向上两层芯片需要互联的单元所组成的范围矩形,最后对跨层线网上下两层的范围矩形进行横纵坐标区间的与运算,计算中间区域;中间区域即为确定的TSV的布局范围。在本发明所定位的跨层线网中间区域中插入的TSV,可使跨层线网的线网长度得到优化,从而提高电路的速度。
申请公布号 CN102819626A 申请公布日期 2012.12.12
申请号 CN201110376624.X 申请日期 2011.11.23
申请人 北京工业大学 发明人 侯立刚;汪金辉;白澍;彭晓宏;耿淑琴
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 北京思海天达知识产权代理有限公司 11203 代理人 魏聿珠
主权项 3D集成电路自动布局中TSV的中间区域定位方法,其特征在于:所采用步骤如下:A、分别以版图的上下两层芯片边缘建立水平直角坐标系;B、分别确定出水平方向上两层芯片需要互联的单元所组成的范围矩形;C、对跨层线网上下两层的范围矩形进行横纵坐标区间的与运算,计算中间区域;中间区域即为确定的TSV的布局范围。
地址 100124 北京市朝阳区平乐园100号