发明名称 |
采用比特位对处理的用于多级交织方案的解交织器 |
摘要 |
本发明提供了一种用于无线通信装置的解交织器(10),其简单且易于实施。具体地说,提供了用于对表示已用多级交织方案交织过的多个符号的数据比特位流进行解交织的解交织器,该解交织器包括:预处理装置(12),用于将数据比特位流中的数据比特位排序成数据比特位对,使得该数据比特位对中的数据比特位是来自一个符号的连续数据比特位;至少一个存储器(16,18),用于存储成对的数据比特位,使得每一对数据比特位均被存储在该存储器中的各自的位置上;以及用于所述至少一个存储器的读与写地址产生器(20),该读与写地址产生器被用于确定所述至少一个存储器中的将存储数据比特位对的地址,并且确定将从该至少一个存储器中读出数据比特位对的地址。 |
申请公布号 |
CN101517902B |
申请公布日期 |
2012.12.12 |
申请号 |
CN200780033762.X |
申请日期 |
2007.09.10 |
申请人 |
NXP股份有限公司 |
发明人 |
普天岩;赛格尔·V·萨维茨基 |
分类号 |
H04L27/26(2006.01)I;H03M13/27(2006.01)I |
主分类号 |
H04L27/26(2006.01)I |
代理机构 |
中科专利商标代理有限责任公司 11021 |
代理人 |
王波波 |
主权项 |
一种解交织器,用于对表示已使用多级交织方案交织的多个符号的数据比特位流进行解交织,该解交织器包括:预处理装置,用于将所述数据比特位流中的数据比特位排序成数据比特位对,使得所述数据比特位对中的数据比特位是来自一个符号的连续数据比特位;至少一个存储器,用于存储成对的数据比特位,使得每一对数据比特位均被存储在所述存储器中的各自的位置上;和用于所述至少一个存储器的读与写地址产生器,所述读与写地址产生器被用于确定所述至少一个存储器中的将要存储数据比特位对的地址,并且用于确定所述至少一个存储器中的将从中读出数据比特位对的地址;所述解交织器还包括后续处理装置,用于接收从所述至少一个存储器中的由所述读与写地址产生器确定的地址输出的所存储的数据比特位对,并且用于重新排序数据比特位对,使得所述后续处理装置的输出对应于解交织的符号集;所述后续处理装置包括寄存器,所述寄存器包括多个寄存器位置,所述寄存器被用于在连续的寄存器位置上存储所述数据比特位对,并以不连续顺序从该数据比特位对中输出所述数据比特位。 |
地址 |
荷兰艾恩德霍芬 |