发明名称 |
读取用于进行时间测量的电荷保持元件的电路 |
摘要 |
本发明涉及一种读取用于时间测量的电子电荷保持元件(10)的电路以及方法,,包括至少一个电容元件(C1,C2)和一个晶体管,上述电容元件具有显示漏电的电介质,上述晶体管具有用于读取残留电荷的绝缘控制端子(5),包括:在两个电源端子之间的两个平行的分支,每个分支包括至少一个第一类型的晶体管(P1,P2)和一个第二类型的晶体管(N3,5),其中一个分支的第二类型的晶体管由将被读取的元件形成,另外一个分支的第二类型的晶体管在其控制端子上接收阶跃信号(VDAC),第一类型晶体管的每个漏极连接到比较器(135)的每个输入端,比较器的输出端(OUT)提供显示电荷保持元件中的残留电压电平。 |
申请公布号 |
CN101595530B |
申请公布日期 |
2012.12.05 |
申请号 |
CN200780036038.2 |
申请日期 |
2007.07.20 |
申请人 |
意法半导体有限公司 |
发明人 |
弗兰西斯科·拉·罗萨 |
分类号 |
G11C27/00(2006.01)I;G11C7/10(2006.01)I |
主分类号 |
G11C27/00(2006.01)I |
代理机构 |
北京安信方达知识产权代理有限公司 11262 |
代理人 |
韩龙;阎娬斌 |
主权项 |
一种读取用于时间测量的电子电荷保持元件(10)的电路,所述电子电荷保持元件包括至少一个电容元件(C1,C2)和一个晶体管,上述晶体管具有用于读取残留电荷的绝缘控制端子(5),包括:在两个电源端子之间的两个平行的分支,每个分支包括至少一个第一类型的晶体管(P1,P2)和一个第二类型的晶体管(N3,5),一个分支的第二类型的晶体管由所述电子电荷保持元件形成,另外一个分支的第二类型的晶体管在其控制端子上接收阶跃信号(VDAC),第一类型的晶体管的每个漏极连接到比较器(135)的每个输入端,比较器的输出端(OUT)提供所述电子电荷保持元件中的残留电压电平的显示,其中每个分支还包括第二类型的第二晶体管(N1,N2),一个分支中的所述第二类型的第二晶体管(N1)串联连接在所述第一类型的晶体管(P1)和所述第二类型的晶体管(N3)之间,另一个分支中的所述第二类型的第二晶体管(N2)串联连接在所述第一类型的晶体管(P2)和所述第二类型的晶体管(5)之间,且所述第二类型的第二晶体管(N1,N2)的控制端子连接在用于实现参考电压(V0)的放大器(133)的输出端上,所述参考电压还施加在所述电子电荷保持元件(10)的晶体管的漏极上。 |
地址 |
法国蒙鲁日 |