发明名称 一种基于并行比特流处理器的二值图像模板匹配系统
摘要 本发明公开了一种基于并行比特流处理器的二值图像模板匹配系统,包括并行控制器、图像随机存取存储器、模板随机存取存储器、匹配综合模块、比特流处理器组、状态控制器组、第一复用器、第二复用器以及第三复用器,并行控制器用于根据系统时钟信号的前八个时钟周期产生图像数据和模板数据的地址信号、选择信号、状态控制器复位信号以及状态控制器复位选择信号,图像随机存取存储器用于获取并存储用户的图像数据,并根据并行控制器的地址数据将图像数据传送到第三复用器,模板随机存取存储器用于获取并存储用户的模板数据。本发明有效的提高了图像匹配的速度,满足实时性,克服了传统模板匹配方法速度慢、只能串行处理、实时性差等缺陷。
申请公布号 CN102802038A 申请公布日期 2012.11.28
申请号 CN201210260221.3 申请日期 2012.07.25
申请人 华中科技大学 发明人 李开;曹计昌;李小伟;陈炎;柳俊;陈礼安;陈奕鸿;纪坤
分类号 H04N21/236(2011.01)I;H04N21/234(2011.01)I 主分类号 H04N21/236(2011.01)I
代理机构 华中科技大学专利中心 42201 代理人 朱仁玲
主权项 一种基于并行比特流处理器的二值图像模板匹配系统,其特征在于,包括并行控制器、图像随机存取存储器、模板随机存取存储器、匹配综合模块、比特流处理器组、状态控制器组、第一复用器、第二复用器、以及第三复用器;所述并行控制器用于根据系统时钟信号的前八个时钟周期产生图像数据和模板数据的地址信号、选择信号sel、状态控制器复位信号SC_Rst、以及状态控制器复位选择信号Rst_sel;所述图像随机存取存储器用于获取并存储用户的图像数据,并根据所述并行控制器的地址数据将所述图像数据传送到所述第三复用器;所述模板随机存取存储器用于获取并存储用户的模板数据,并根据所述并行控制器的地址数据将所述模板数据传送到所述第二复用器;所述第二复用器用于根据所述并行控制器的选择信号sel将所述模板数据发送给对应的比特流处理器;所述第三复用器用于根据所述并行控制器的选择信号sel将所述图像数据发送给对应的比特流处理器;所述第一复用器用于根据所述状态控制器复位选择信号Rst_sel将所述状态控制器复位信号SC_Rst发送到对应的状态控制器;所述状态控制器组用于所述根据状态控制器复位信号SC_Rst产生第一状态编码信号s1,并将所述第一状态编码信号s1发送到所述比特流处理器组;所述比特流处理器组用于根据所述第一状态编码信号s1存储图像数据和模板数据,并在存储完成后发送状态请求到所述状态控制器组;所述状态控制器组还用于根据状态请求产生第二状态编码信号s2,并将所述第二状态编码信号s2发送到比特流处理器组;所述比特流处理器组还用于根据所述第二状态编码信号s2处理所述图像数据和模板数据,将图像数据和模板数据的处理结果Res和结果有效信号传送到所述匹配综合模块,在处理完成后产生数据请求信号,并将数据请求信号传送到所述并行控制器;所述并行控制器还用于在系统的时钟信号的前八个时钟周期之后,根据所述数据请求信号组Res_PC产生图像数据的地址和状态控制器复位信号SC_Rst;所述匹配综合模块用于在所述比特流处理器组发送了处理结果Res和结果有效信号后产生成功反馈信号M,并将所述成功反馈信号M传送到所述状态控制器组。
地址 430074 湖北省武汉市洪山区珞瑜路1037号