发明名称 高速时钟检测电路
摘要 本发明提供能以任意周期为阈值来检测高速时钟信号的高速时钟检测电路。本发明的高速时钟检测电路,包括:延迟电路,其设定了与该异常高速状态对应的时钟周期以上的延迟时间;第1触发电路,其按照该时钟信号进行延迟触发动作,并反转反馈输入自身的输出信号;第2触发电路,其按照该时钟信号进行延迟触发动作,并通过该延迟电路反转反馈输入自身的输出信号;以及检测结果输出电路,其检测该第1触发电路的输出信号和该第2触发电路的输出信号之间的差分,并根据该差分的发生,向该功能电路提供表示该异常周期状态的高速时钟检测信号。
申请公布号 CN101425115B 申请公布日期 2012.11.28
申请号 CN200810210823.1 申请日期 2008.08.20
申请人 冲电气工业株式会社 发明人 山田健太
分类号 G06F21/02(2006.01)I 主分类号 G06F21/02(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 雒运朴;李伟
主权项 一种高速时钟检测电路,其特征在于,从按照时钟信号进行动作的功能电路中取入上述时钟信号,并检测其异常高速状态,包括:延迟电路,其设定了与上述异常高速状态对应的时钟周期以上的延迟时间;第1触发电路,其按照上述时钟信号进行延迟触发动作,并使自身的输出信号反转且反馈输入到该第1触发电路;第2触发电路,其按照上述时钟信号进行延迟触发动作,并使自身的输出信号反转后,通过上述延迟电路延迟,使反转延迟后的输入信号反馈输入到该第2触发电路;以及检测结果输出电路,其检测上述第1触发电路的输出信号的反转后信号和上述第2触发电路的输出信号的反转后信号之间的差分,并根据上述差分的产生,向上述功能电路提供表示上述异常高速状态的高速时钟检测信号,上述检测结果输出电路,对上述差分的发生进行计数,当其计数值达到了规定阈值时输出上述高速时钟检测信号。
地址 日本东京都