发明名称 翻转阈值可调欠压锁存和基准电压电路
摘要 本发明涉及集成电路设计领域。为实现对PFC芯片电源电压进行监控,同时实现与温度无关的内部低压源和基准电压,为达到上述目的,本发明采取的技术方案是,一种翻转阈值可调欠压锁存和基准电压电路,包含UVLO和VDD Reg两个模块,UVLO模块输出到VDD Reg模块,当UVLO模块的输入电压VCC上升到VCC(on)时,UVLO模块输出为高电平,同时VDD Reg模块输出与温度无关的内部低压电源VDD和基准电压Vref、vddgd、欠压锁存信号vddgd_b,欠压锁存信号vddgd_b为低电平;当VCC下降到VCC(off),UVLO模块输出为低电平。本发明主要应用于集成电路设计。
申请公布号 CN102789255A 申请公布日期 2012.11.21
申请号 CN201210249148.X 申请日期 2012.07.18
申请人 天津大学 发明人 高静;付园园;徐江涛;姚素英;史再峰
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 天津市北洋有限责任专利代理事务所 12201 代理人 刘国威
主权项 一种翻转阈值可调欠压锁存和基准电压电路,其特征是,包含UVLQ和VDD Reg两个模块,UVLQ模块输出到VDD Reg模块,当UVLQ模块的输入电压VCC上升到VCC(on)时,UVLO模块输出为高电平,同时VDD Reg模块输出与温度无关的内部低压电源VDD和基准电压Vref、vddgd、欠压锁存信号vddgd_b,欠压锁存信号vddgd_b为低电平;当VCC下降到VCC(off),UVLO模块输出为低电平,VDD Reg模块的输出内部低压电源VDD和基准电压Vref均为低电平,锁存信号vddgd_b为高电平。
地址 300072 天津市南开区卫津路92号