发明名称 一种应用于高速串行接口的连续时间均衡电路
摘要 一种应用于高速串行接口的连续时间均衡电路,包括耦合到地的可编程匹配电阻模块,连续时间均衡放大器电路和失调校准模块,外部数据信号通过直流耦合或交流耦合连接可编程匹配电阻模块,产生本地接收到的信号INN和INP,该信号通过连续时间均衡放大器进行数据均衡,同时完成直流电平转换,将参考到地的未均衡数据信号INN和INP转化为参考到电源的均衡数据信号OUTN和OUTP,同时通过失调校准模块测量系统失调,调节失调校准模块的输出Ioffsetn和Ioffsetp,完成失调去除,本发明利用连续时间均衡放大器同时对数据进行了电平转化,失调校准,均衡放大三项功能,降低了数据传输的误码率,减小了集成电路的功耗和面积。
申请公布号 CN102780663A 申请公布日期 2012.11.14
申请号 CN201210237818.6 申请日期 2012.07.09
申请人 清华大学 发明人 俞坤治;贾晨;王自强;张春;王志华
分类号 H04L25/03(2006.01)I 主分类号 H04L25/03(2006.01)I
代理机构 西安智大知识产权代理事务所 61215 代理人 贾玉健
主权项 一种应用于高速串行接口的连续时间均衡电路,其特征在于:它包括可编程匹配电阻模块,外部信号耦合到地后输入至该可编程匹配电阻模块,外部数据信号经耦合后连接所述可编程匹配电阻模块,产生本地接收到的信号INN和INP;INN和INP均输入至连续时间均衡放大器,连续时间均衡放大器输入端同时还接失调校准模块的输出Ioffsetn和Ioffsetp,连续时间均衡放大器的输出OUTN和OUTP则均接至失调校准模块的输入,其中OUTN和OUTP是均衡放大并完成电平转换后的数据信号。
地址 100084 北京市海淀区100084信箱82分箱清华大学专利办公室