发明名称 一种应用于无线多媒体传感网的并行信道解码装置
摘要 本发明公开了一种应用于无线多媒体传感网络的并行信道解码装置,包括并行解交织器,插零器,并行viterbi译码器,并串变换器。采用将串行的数据拆分成两路并行数据进行信道解码操作的思想,与传统的信道解码装置相比,在相同的工作时钟条件下,本发明的信道解码装置通过增加一个viterbi译码器的方式,将数据的吞吐率提高了一倍;在相同的数据速率的条件下,本发明的信道解码装置的工作时钟可以降低一半,根据集成电路的能耗计算公式,本发明的信道解码装置的工作能耗只有传统的信道解码装置的1/4,能有效缓解无线多媒体传感网能量受限的问题。
申请公布号 CN101388745B 申请公布日期 2012.11.07
申请号 CN200810059967.1 申请日期 2008.03.05
申请人 中国科学院嘉兴无线传感网工程中心 发明人 陈晨;姜建;施玉松;万溢萍;姜华;刘海涛
分类号 H04L1/00(2006.01)I;H04L27/26(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 杭州求是专利事务所有限公司 33200 代理人 沈志良
主权项 一种应用于无线多媒体传感网的并行信道解码装置,其特征在于该装置包括:一个并行解交织器,一个插零器,一个并行viterbi译码器,一个并串变换器;所述的并行解交织器包括一个写地址产生器,一个读地址产生器和两个大小相同的RAM;写地址产生器产生一个RAM写地址信号和一个RAM写使能信号;读地址产生器产生一个RAM读地址信号;两个RAM用于构建交织表;其中两个RAM的数据输出端口输出两路并行的数据流;所述的插零器包括两个选择器和一个读使能信号发生器,在经过打孔的码流中插入零,以恢复原始码率的码流序列;读使能信号发生器产生一个读使能信号;选择器用于选择输出码字或者常数零;其中,两个选择器分别对应于并行解交织器的两路输出;所述的并行viterbi译码器包括两个viterbi译码器,对经过插零的两路并行码流进行viterbi译码;所述的并串变换器将两个viterbi译码器输出的判决数据合为一路,作为解码结果输出。
地址 314000 浙江省嘉兴市南湖区亚太路778号1期2号楼