发明名称 |
兼容多制式且高灵活性的无线数字算法实验硬件系统 |
摘要 |
本实用新型涉及一种兼容多制式且高灵活性的无线数字算法实验硬件系统,主要包含的逻辑功能单元有:基带数字信号处理单元,主控处理单元,本地以太网单元,本地串口单元,时钟分配单元,板际信号互联单元,中频模拟发送单元,中频模拟接收单元,中频模拟反馈输入单元,电源转换单元。本实用新型有益的效果是:通过执行更为有效的数字处理算法提高整个数字光纤直放站系统的效率控制能力,降低后端射频和功放硬件设计和调试的难度。该平台配合多款同样是模块化的射频和功放平台,就可以很高效便利地实现联合调试和验证,为技术研发向实际的产品研发的快速衔接和灵活应变提供了有力的解决方案支持。 |
申请公布号 |
CN202513911U |
申请公布日期 |
2012.10.31 |
申请号 |
CN201120569247.7 |
申请日期 |
2011.12.30 |
申请人 |
三维通信股份有限公司 |
发明人 |
许永赜;廖军;李鑫;徐锡强 |
分类号 |
H04B1/00(2006.01)I;H04B10/16(2006.01)I |
主分类号 |
H04B1/00(2006.01)I |
代理机构 |
杭州九洲专利事务所有限公司 33101 |
代理人 |
陈继亮 |
主权项 |
一种兼容多制式且高灵活性的无线数字算法实验硬件系统,其特征在于:包含的逻辑功能单元有:基带数字信号处理单元,主控处理单元,本地以太网单元,本地串口单元,时钟分配单元,板际信号互联单元,中频模拟发送单元,中频模拟接收单元,中频模拟反馈输入单元,电源转换单元;主控处理单元通过标准MII信号接口与本地以太网单元相连,主控处理单元通过SPI总线控制时钟分配单元,中频模拟发送单元、中频模拟接收单元、中频模拟反馈单元的SPI总线控制经由基带数字信号处理单元的FPGA中转来连接;时钟分配单元将基准晶振的信号分为多路同源时钟信号送入中频模拟发送单元、中频模拟接收单元、中频模拟反馈单元、基带数字信号处理单元的主芯片中。 |
地址 |
310053 浙江省杭州市滨江区火炬大道581号三维大厦(高新区) |