发明名称 Aparato para evitar errores de redondeo en la transformación inversa de coeficientes de transformada de una señal de imagen en movimiento
摘要 <p>Un circuito (14, 35) de conversión a valor impar de suma, destinado a recibir un bloque de coeficientes detransformada de coseno discreta y procesarlos o tratarlos con el fin de suministrar como salida un bloque decoeficientes de transformada de coseno discreta convertidos en su suma a un valor impar, al objeto de impedir conello que se produzca un error de desadaptación cuando el bloque de coeficientes de transformada de cosenodiscreta convertidos en su suma a un valor impar, se transforma de un modo ortogonal inverso mediante untratamiento de transformada de coseno discreta inversa, de tal manera que dicho circuito comprende:un acumulador (23A), destinado a determinar la suma de los coeficientes de transformada de coseno discretadel bloque de coeficientes de transformada de coseno discreta;un circuito (21) de determinación de paridad, destinado a juzgar o determinar si la suma de los coeficientes detransformada de coseno discreta determinada por el acumulador (23A) es un número impar o un número par;yun inversor (28) de paridad, destinado a cambiar la paridad de al menos uno de los coeficientes detransformada de coseno inversa del bloque, a fin de hacer que la paridad de la suma de los coeficientes detransformada de coseno discreta sea impar únicamente cuando el circuito de determinación de paridaddetermina que la paridad de la suma de los coeficientes de transformada de coseno discreta es par.</p>
申请公布号 ES2389797(T3) 申请公布日期 2012.10.31
申请号 ES19990113786T 申请日期 1994.03.01
申请人 SONY CORPORATION 发明人 SUZUKI, TERUHIKO;YAGASAKI, YOICHI;SUDO, TATSUYA;OKAZAKI, TORU
分类号 H04N5/92;G06F17/14;G06T9/00;H03M7/30;H03M7/36;H03M7/40;H04N1/41;H04N19/102;H04N19/136;H04N19/176;H04N19/189;H04N19/196;H04N19/423;H04N19/48;H04N19/50;H04N19/503;H04N19/51;H04N19/60;H04N19/61;H04N19/625;H04N19/85;H04N19/89;H04N19/91 主分类号 H04N5/92
代理机构 代理人
主权项
地址
您可能感兴趣的专利