发明名称 基于CPCI总线的BMCH协议数据收发模块
摘要 本发明涉及一种基于CPCI总线的BMCH协议数据收发模块,包括一硬件模块和一FPGA程序,硬件模块包括阻抗控制电路板、电子元器件、SCSI50信号连接插座、标准CPCI总线连接器、标准3U Eurocard板卡前面板。阻抗控制电路板和电子元器件是本发明的核心功能载体,分为FPGA单元、CPCI总线单元、BMCH协议发送调理单元、BMCH协议接收调理单元和辅助电路单元等五个功能单元。FPGA程序包括BMCH协议数据接收模块、BMCH协议数据发送模块和自检功能模块,采用Verilog HDL编程开发。本发明性能稳定、可靠性高,可进行长时间、大数据量的BMCH协议数据的连续传输;CPCI总线数据传输具有DMA功能,总线实际传输速率最高可达80MB/s,高速连续传输不丢帧;BMCH总线信号驱动能力强,传输距离远;结构简单,价格低廉,使用方便。
申请公布号 CN101963948B 申请公布日期 2012.10.24
申请号 CN201010264350.0 申请日期 2010.08.26
申请人 北京航空航天大学 发明人 周强;周饴然;刘聪;徐志跃;高岩
分类号 G06F13/40(2006.01)I;G06F13/42(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 北京慧泉知识产权代理有限公司 11232 代理人 王顺荣;唐爱华
主权项 一种基于CPCI总线的BMCH协议数据收发模块,其特征在于:其组成分为两部分‑硬件模块和FPGA模块;其中,BMCH英文全称为Bytes Multi‑Channel,即字节多通道;硬件模块包括:1)一阻抗控制电路板,包含焊接于此电路板上的电子元器件,该阻抗控制电路板具体包括以下五个单元:①一FPGA单元,其应用FPGA芯片,焊接于所述的阻抗控制电路板的中心位置,用于实现对阻抗控制电路板上其它各组成单元的连接和操控;②一CPCI总线单元,其应用CPCI总线桥接芯片,用于与FPGA单元配合实现与CPCI总线计算机的数据传输;③一BMCH协议发送调理单元,采用三极管阵列输出,用于将FPGA单元输出的数据逻辑信号转换为BMCH协议电气信号;④一BMCH协议接收调理单元,采用光耦接收BMCH协议输入电气信号,隔离转换为数据逻辑信号并传输给FPGA单元;⑤一辅助电路单元,提供电源,并为配置芯片提供配置信息;2)一SCSI50信号连接插座,焊接于阻抗控制电路板上,用于提供BMCH协议数据总线与外部设备连接的接口;3)一标准CPCI总线连接器,焊接于阻抗控制电路板上,用于提供CPCI总线与计算机背板之间连接的接口;4)一标准3U Eurocard板卡前面板,安装于阻抗控制电路板上,用于为阻抗控制电路板提供保护,便于板卡的安装与固定,并起到电磁屏蔽作用;FPGA模块包括:1)BMCH协议数据接收模块,用于接收BMCH协议数据并上传给CPCI总线计算机;2)BMCH协议数据发送模块,用于接收CPCI总线计算机下发的数据并发送BMCH协议数据;3)BMCH协议数据自检功能模块,其通过外接一SCSI50自检插头与所述的SCSI50信号连接插座相连。
地址 100191 北京市海淀区学院路37号北航