发明名称 |
像素驱动电路、像素显示单元和显示电路 |
摘要 |
本发明公开一种像素驱动电路、像素显示单元和显示电路;其中像素驱动电路包括:第一扫描线,与T4的栅极、电容C2的负极和T 3的栅极相连,电容C2的正极与电容C1的正极相连;第二扫描线,与T5的栅极和T2的栅极相连;数据线,与T4的源极或漏极相连,T4的漏极或源极、电容C1的负极和T5的漏极或源极相连;T5的源极或漏极与VREF相连;T1的栅极、电容C1的正极和T3的漏极或源极相连;T1的源极或漏极、T3的源极或漏极和T2的漏极或源极相连,T1漏极或源极构成像素驱动电路的第一连接端;T2源极或漏极构成像素驱动电路的第二连接端。通过设置电容C2,有效增加T1栅极的电压,降低流过驱动T1的电流,使得暗态时流过直流电致发光器件的电流减小,提高对比度。 |
申请公布号 |
CN102737581A |
申请公布日期 |
2012.10.17 |
申请号 |
CN201210222093.3 |
申请日期 |
2012.06.29 |
申请人 |
昆山工研院新型平板显示技术中心有限公司 |
发明人 |
胡思明;邱勇;黄秀颀;高孝裕;永井肇 |
分类号 |
G09G3/32(2006.01)I |
主分类号 |
G09G3/32(2006.01)I |
代理机构 |
北京三聚阳光知识产权代理有限公司 11250 |
代理人 |
寇海侠 |
主权项 |
一种像素驱动电路,其特征在于,还包括:第一扫描线,与数据传输场效应晶体管T4的栅极、耦合电容C2的负极和采样控制场效应晶体管T3的栅极相连,耦合电容C2的正极与保持电容C1的正极相连;所述采样控制场效应晶体管T3采样控制驱动场效应晶体管T1的阈值电压Vth;第二扫描线,与基准电压传输场效应晶体管T5的栅极和发光控制场效应晶体管T2的栅极相连;数据线,与数据传输场效应晶体管T4的源极或漏极相连,所述数据传输场效应晶体管T4的漏极或源极、所述保持电容C1的负极和所述基准电压传输场效应晶体管T5的漏极或源极相连;所述传输场效应晶体管T4控制传输所述数据线上的数据;所述基准电压传输场效应晶体管T5的源极或漏极与基准电压输入线VREF相连,所述基准电压传输场效应晶体管T5控制传输所述基准电压输入线VREF上的基准电压;驱动场效应晶体管T1,其栅极、保持电容C1的正极和采样控制场效应晶体管T3的漏极或源极相连;所述驱动场效应晶体管T1的源极或漏极、采样控制场效应晶体管T3的源极或漏极和所述发光控制场效应晶体管T2的漏极或源极相连,所述驱动场效应晶体管T1漏极或源极构成所述像素驱动电路的第一连接端;所述发光控制场效应晶体管T2源极或漏极构成所述像素驱动电路的第二连接端。 |
地址 |
215300 江苏省苏州市昆山市昆山高新区晨丰路188号 |