发明名称 一种译码方法和译码装置
摘要 本发明实施例提供了一种译码方法和装置,能够降低输出误码率,译码简单,从而提升了系统的抗干扰能力。该方法包括:对多维码进行迭代译码获得不可纠码字,所述不可纠码字的错误比特所在的每一维的码字的错误比特数大于所述多维码的容量;确定所述对多维码进行迭代译码获得的不可纠码字中的错误比特位置,所述不可纠码字中的错误比特位置为所述错误比特在所述多维码中的多维坐标位置;根据确定的所述不可纠码字中的错误比特位置纠正所述多维码中的部分不可纠码字的错误比特,以使得所述不可纠码字的错误比特所在的每一维的码字的错误比特数小于所述多维码的容量;在纠正了所述多维码中的部分不可纠码字的错误比特后,对所述不可纠码字的错误比特所在的每一维的码字的错误比特数小于所述多维码的容量的多维码进行迭代译码。本发明实施例适用译码技术领域。
申请公布号 CN102742164A 申请公布日期 2012.10.17
申请号 CN201280000205.9 申请日期 2012.02.14
申请人 华为技术有限公司 发明人 李扬;金丽丽;赵羽;肖治宇
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种译码方法,其特征在于,包括:对多维码进行迭代译码获得不可纠码字,所述不可纠码字的错误比特所在的每一维的码字的错误比特数大于所述多维码的容量;确定所述对多维码进行迭代译码获得的不可纠码字中的错误比特位置,所述不可纠码字中的错误比特位置为所述错误比特在所述多维码中的多维坐标位置;根据确定的所述不可纠码字中的错误比特位置纠正所述多维码中的部分不可纠码字的错误比特,以使得所述不可纠码字的错误比特所在的每一维的码字的错误比特数小于所述多维码的容量;在纠正了所述多维码中的部分不可纠码字的错误比特后,对所述不可纠码字的错误比特所在的每一维的码字的错误比特数小于所述多维码的容量的多维码进行迭代译码。
地址 518129 中国广东省深圳市龙岗区坂田华为总部办公楼
您可能感兴趣的专利