发明名称 调节数据存储单元的数字延迟功能的方法与设备
摘要 一种用于调节数据存储单元的数字延迟功能的设备,包括所述数据存储单元(102)、弹性存储寄存器ESR(104)以及适于控制读和写操作的读时钟和写时钟、与所述写时钟关联的写计数器和与所述读时钟关联的读计数器。所述存储器(102)与所述ESR(104)串联工作。所述存储器(102)传送来自两个逻辑相邻的元件的两个数据元素。所述ESR(104)在写时钟的每个周期写入来自所述存储器(102)的所述两个数据元素,其中如果写计数器在写时钟的周期增加1,那么存储器(102)中的输出位置不发生变化,并且如果写计数器在写时钟的一个周期增加2,那么存储器(102)中的输出位置向后移动一个数据元素并且如果写计数器在写时钟的一个周期不发生变化,那么存储器(102)中的输出位置向前移动一个数据元素。
申请公布号 CN101443852B 申请公布日期 2012.10.10
申请号 CN200680054615.6 申请日期 2006.03.17
申请人 艾利森电话股份有限公司 发明人 K·鲁特曼
分类号 G11C29/02(2006.01)I;G11C8/06(2006.01)I;G11C7/10(2006.01)I 主分类号 G11C29/02(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 王岳;王小衡
主权项 一种用于调节数据存储单元(102)的数字延迟功能的设备(100),包括所述数据存储单元(102)、弹性存储寄存器(104),并且所述设备还具有:读时钟功能和写时钟功能,其适于控制读和写操作;与所述读时钟关联的读计数器(110)和与所述写时钟关联的写计数器(108),并且所述数据存储单元(102)适于与所述弹性存储寄存器(104)串联工作,穿过所述设备(100)的数据元素被设置成并行结构,并且所述数据元素在它们穿过所述弹性存储寄存器(104)之前穿过所述数据存储单元(102),而所述数据存储单元的输出(202)适于让其位置发生变化并且所述数据存储单元(102)适于传送来自两个逻辑相邻的存储元件的两个后续的数据元素,所述弹性存储寄存器(104)适于在写时钟的每个周期写入从所述数据存储单元(102)输出的所述两个后续的数据元素,其中如果所述写计数器(108)在写时钟的周期增加1,那么所述数据存储单元(102)中的输出位置不发生变化;如果所述写计数器(108)在写时钟的一个周期增加2,那么所述数据存储单元(102)中的输出位置向后移动一个数据元素;如果所述写计数器(108)在写时钟的一个周期不发生变化,那么所述数据存储单元(102)中的输出位置向前移动一个数据元素。
地址 瑞典斯德哥尔摩