发明名称 驱动电路单元、栅极驱动电路及显示装置
摘要 本发明公开了栅极驱动电路及显示装置;栅极驱动电路包括多级串联的驱动电路单元,每级单元包括:输入模块,提供驱动模块的开启电压;驱动模块,响应开启电压,将第一时钟信号传送至信号输出接口;放电模块,响应相邻级的输出信号或时钟信号,将驱动模块的控制端耦合到第一电压源;时钟馈通抑制模块,在时钟信号及相邻级的输出信号的控制下,稳定驱动模块的控制端的电位;低电平维持模块,在时钟信号的控制下,将输出信号稳定在第一电压源的电位。本发明通过时序配合利用单个驱动管实现输出信号的快速上拉、下拉,使得较低温度下输出信号的上升、下降延迟时间较小,且由于采用时钟馈通抑制模块,稳定驱动管栅极电位,使得相应的动态功耗减小。
申请公布号 CN102723064A 申请公布日期 2012.10.10
申请号 CN201210086229.2 申请日期 2012.03.28
申请人 北京大学深圳研究生院;昆山龙腾光电有限公司 发明人 张盛东;郑灿;廖聪维;陈韬;刘晓明;戴文君;钟德镇;简庭宪
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 深圳鼎合诚知识产权代理有限公司 44281 代理人 郭燕
主权项 一种栅极驱动电路,其特征在于,包括多级串联的驱动电路单元,其中每一级输出一栅极扫描信号,且同一帧内的后一级栅极扫描信号比前一级栅极扫描信号滞后半个相位,每一级驱动电路单元包括:输入模块,用于从信号输入接口接收输入信号,并在输入信号的控制下,提供驱动模块的开启电压;驱动模块,包括与输入模块耦合的控制端,所述驱动模块的控制端响应开启电压,将第一时钟信号传送至信号输出接口;放电模块,用于响应相邻级的驱动电路单元的输出信号或相邻级的驱动电路单元的输出信号与第二时钟信号,将驱动模块的控制端耦合到第一电压源,使驱动模块关闭;时钟馈通抑制模块,用于在第一时钟信号、第四时钟信号以及当前第N级的前一级驱动电路单元的输出信号的控制下,稳定驱动模块的控制端的电位;低电平维持模块,用于在第一时钟信号和第三时钟信号的控制下,将输出信号稳定在第一电压源的电位;所述第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号是周期为T的M相时钟信号,占空比均为1/M,且依次前者超前后者T/(2M),一个相位的值为2π/M,其中,T>0,M为大于或等于2的整数,N为正整数。
地址 518055 广东省深圳市南山区西丽深圳大学城北大校区