发明名称 延迟锁相回路及延迟锁相回路产生应用时脉的方法
摘要 本发明公开一种延迟锁相回路及延迟锁相回路产生应用时脉的方法,延迟锁相回路包含一第一延迟单元、一第二延迟单元、一第三延迟单元、一相位检测器及一控制器。该第一延迟单元根据一时脉和一第一延迟时间,产生一第一延迟时脉;该第二延迟单元根据该第一延迟时脉和一第二延迟时间,产生一第二延迟时脉;该第三延迟单元根据该第二延迟时脉和一第三延迟时间,产生一第三延迟时脉;该相位检测器根据该时脉和该第二延迟时脉产生一相位检测信号;该控制器根据该相位检测信号,产生并输出一相位控制信号;该第二延迟单元和该第三延迟单元分别根据该相位控制信号,调整该第二延迟时间和该第三延迟时间。
申请公布号 CN102723948A 申请公布日期 2012.10.10
申请号 CN201210209894.6 申请日期 2012.06.19
申请人 钰创科技股份有限公司 发明人 张峰嘉;柯昱州;严吉纬;夏濬
分类号 H03L7/06(2006.01)I 主分类号 H03L7/06(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 11006 代理人 梁挥;常大军
主权项 一种延迟锁相回路,其特征在于,包含:一第一延迟单元,用以接收一时脉,并根据该第一延迟单元的第一延迟时间,产生一第一延迟时脉;一第二延迟单元,耦接于该第一延迟单元,用以接收该第一延迟时脉,并根据该第二延迟单元的第二延迟时间,产生一第二延迟时脉;一第三延迟单元,耦接于该第二延迟单元,用以接收该第二延迟时脉,并根据该第三延迟单元的第三延迟时间,产生一第三延迟时脉;一相位检测器,用以根据该时脉和该第二延迟时脉,产生一相位检测信号;及一控制器,耦接于该相位检测器,用以接收该相位检测信号,并根据该相位检测信号,产生并输出一相位控制信号至该第二延迟单元和该第三延迟单元;其中该第二延迟单元和该第三延迟单元分别根据该相位控制信号,调整该第二延迟时间和该第三延迟时间。
地址 中国台湾新竹科学工业园区新竹市科技五路6号