发明名称 掩模板及制造阵列基板的方法
摘要 本发明公开了一种掩模板及制造阵列基板的方法,包括:在制造阵列基板过程中,在基板上的钝化层薄膜上涂覆光刻胶后,将所述掩模板与基板进行对准处理;基于对准后的掩模板对涂覆的所述光刻胶进行曝光处理,将所述掩膜板上的钝化层图形显影成像到钝化层薄膜上;在所述钝化层薄膜上覆盖像素电极层材料,并在像素电极层材料上涂覆光刻胶;基于所述对准后的掩模板对涂覆在像素电极层材料上的光刻胶进行曝光处理,将所述掩模板上的像素电极层图形显影成像到像素电极层材料上。采用本发明技术方案,避免了现有技术中制造阵列基板的过程效率低下,浪费成本的问题。
申请公布号 CN102707575A 申请公布日期 2012.10.03
申请号 CN201210156894.4 申请日期 2012.05.18
申请人 北京京东方光电科技有限公司 发明人 邓检;李晓坤;木素真
分类号 G03F7/20(2006.01)I;G03F9/00(2006.01)I;H01L21/77(2006.01)I 主分类号 G03F7/20(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种掩模板,其特征在于,包括:在掩模板上分别设置有钝化层图形区域和像素电极层图形区域,所述钝化层图形区域在像素电极层图形区域内;在所述钝化层图形区域上和像素电极层图形区域上覆盖有不同的透光膜,其中,钝化层图形区域覆盖的透光膜允许透过光的最小光照强度小于等于像素电极层图形区域覆盖的透光膜允许透过光的最小光照强度。
地址 100176 北京市大兴区经济技术开发区西环中路8号