发明名称 FPGA基带平台射频数据处理装置、验证系统及方法
摘要 本发明公开了一种FPGA基带平台射频数据处理装置,包括:射频数据发生模块,包括基带系统和射频系统,用于产生射频数据;数据采集模块,从射频数据发生模块采集数据并存储到数据存储模块;从数据存储模块读取数据;数据桥接模块,对发送给FPGA基带平台的射频数据进行时序匹配并发送到FPGA基带平台;数据存储模块,存储所述数据采集模块采集的数据;控制模块,接收基带芯片FPGA基带平台发送的启动信号,启动数据采集模块从所述数据存储模块读取数据。本发明的装置实现了FPGA基带平台射频数据处理验证流程中FPGA基带平台与射频数据速率的匹配。本发明还同时公开了一种相应的FPGA基带平台射频数据处理验证系统及验证方法。
申请公布号 CN102694756A 申请公布日期 2012.09.26
申请号 CN201210136246.2 申请日期 2012.04.26
申请人 重庆重邮信科通信技术有限公司 发明人 刘昊;黄良明;葛维;桂竟晶
分类号 H04L25/02(2006.01)I;G06K17/00(2006.01)I 主分类号 H04L25/02(2006.01)I
代理机构 北京海虹嘉诚知识产权代理有限公司 11129 代理人 谢殿武
主权项 一种现场可编程门阵列FPGA基带平台射频数据处理装置,其特征在于,包括:射频数据发生模块,包括基带系统和射频系统,用于执行通信业务测试例,产生射频数据;数据采集模块,从所述射频数据发生模块采集数据,将采集的数据存储到数据存储模块;从所述数据存储模块读取数据;数据桥接模块,对发送给FPGA基带平台的射频数据进行时序匹配,按照FPGA基带平台的时序要求将射频数据发送到FPGA基带平台;数据存储模块,存储所述数据采集模块采集的数据;控制模块,接收FPGA基带平台发送的启动信号和控制信息,启动数据采集模块从所述数据存储模块读取数据;其中,所述时序匹配为将数据时序匹配为FPGA基带平台接口时序。
地址 400065 重庆市南岸区黄桷垭堡上园1号