发明名称 |
串行外围设备接口总线测试系统及方法 |
摘要 |
一种SPI总线测试系统及方法,该系统包括:获取模块,用于获取SPI总线的数据信号、时钟信号及选择信号的波形;截取模块,用于根据选择信号的波形从数据信号与时钟信号的波形中截取数据信号与时钟信号的有效波形;叠加模块,用于以时钟信号的各个上升沿为基准,向前及向后各推移指定时间,从数据信号与时钟信号的有效波形中截取各段数据信号与时钟信号的有效波形,并叠加得到数据信号与时钟信号的眼图;绘制模块,用于绘制数据信号的规范眼图;判断模块,用于判断数据信号的眼图与规范眼图是否相交,以确定SPI总线的数据传输是否正常;及输出模块,用于输出测试结果。本发明能够快速准确地对串行外围设备接口总线实施测试。 |
申请公布号 |
CN102681925A |
申请公布日期 |
2012.09.19 |
申请号 |
CN201110057669.0 |
申请日期 |
2011.03.10 |
申请人 |
鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
发明人 |
何瑞雄 |
分类号 |
G06F11/267(2006.01)I |
主分类号 |
G06F11/267(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种串行外围设备接口(Serial Peripheral Interface,SPI)总线测试系统,所述SPI总线包括数据信号、时钟信号及选择信号,其特征在于,该系统包括:获取模块,用于获取SPI总线的数据信号、时钟信号及选择信号的波形;截取模块,用于根据选择信号的波形从数据信号与时钟信号的波形中截取数据信号与时钟信号的有效波形;叠加模块,用于以时钟信号的各个上升沿为基准,向前及向后各推移指定时间,从数据信号与时钟信号的有效波形中截取各段数据信号与时钟信号的有效波形,将截取的各段数据信号与时钟信号的有效波形各自叠加,得到数据信号与时钟信号的眼图;绘制模块,用于根据SPI总线的技术规范和时钟信号的眼图,在数据信号的眼图中绘制数据信号的规范眼图;判断模块,用于判断叠加得到的数据信号的眼图与绘制的数据信号的规范眼图是否相交,以确定SPI总线的数据传输是否正常;及输出模块,用于输出所述SPI总线的测试结果。 |
地址 |
518109 广东省深圳市宝安区龙华镇油松第十工业区东环二路2号 |