发明名称 降低信号线路间远端串扰的架构
摘要 一种降低并行信号线路间远端串扰的布线架构,包括一侵扰线及一受扰线,所述侵扰线和所述受扰线上均接入了若干延时模组,侵扰线上接入的延时模组延时时长等于受扰线上接入的延时模组延时时长。
申请公布号 CN101621047B 申请公布日期 2012.09.19
申请号 CN200810302553.7 申请日期 2008.07.04
申请人 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 发明人 林有旭
分类号 H01L23/522(2006.01)I;H01L23/552(2006.01)I 主分类号 H01L23/522(2006.01)I
代理机构 代理人
主权项 一种降低并行信号线路间远端串扰的布线架构,包括一侵扰线及一受扰线,其特征在于:所述侵扰线和所述受扰线上均接入了若干延时模组,侵扰线上接入的延时模组延时时长等于受扰线上接入的延时模组延时时长,所述侵扰线和所述受扰线的长度均为h,所述侵扰线包括一第一端和一第二端,所述受扰线包括一第一端和一第二端,所述侵扰线和所述受扰线相对一一维坐标轴平行排列,所述侵扰线和所述受扰线的第一端均与所述坐标轴的原点相对,取一距离s=h/n,n为大于或等于3的奇数,再取三个数a、b和c,使a+b+c=s,且a、b和c均小于s,在受扰线的坐标为a+s、a+2s…a+0.5×(n‑1)×s、a+c+0.5×(n‑1)×s、a+c+0.5×(n+1)×s…a+c+(n‑2)×s处分别设接入一第一延时模组,在侵扰线的坐标为a和h‑b处分别接入一第二延时模组,所述第二延时模组的延时时长为所述第一延时模组的延时时长的0.5×(n‑1)倍。
地址 518109 广东省深圳市宝安区龙华镇油松第十工业区东环二路2号
您可能感兴趣的专利