发明名称 基于差分结构的快速抗干扰电流采样电路
摘要 本发明提出了一种基于差分结构的快速抗干扰电流采样电路,包括差分采样主体电路和偏置电压产生电路,通过偏置电压产生出两个不同的电压给采样主体电路中的共栅极晶体管,差分采样的主体电路输出信号即是控制整个环路或者过流保护电路的抗干扰采样信号。本发明可以有效滤除电源自身或者多路DC-DC开关动作时带来的干扰,这种抗干扰的结构不仅可以用于过流保护电路实现精确的控制,还可以应用到电流模式的DC-DC环路中实现稳定的环路控制。
申请公布号 CN101976949B 申请公布日期 2012.09.05
申请号 CN201010523317.5 申请日期 2010.10.28
申请人 西安交通大学 发明人 王红义;刘权锋;罗冬哲;马彦昭
分类号 H02M3/155(2006.01)I;H02H7/10(2006.01)I;G01R19/00(2006.01)I 主分类号 H02M3/155(2006.01)I
代理机构 西安通大专利代理有限责任公司 61200 代理人 陆万寿
主权项 基于差分结构的快速抗干扰电流采样电路,其特征在于:所述的采样电路包括差分采样主体电路和偏置电压产生电路,通过偏置电压产生出两个不同的电压给采样主体电路中的共栅极晶体管,差分采样的主体电路输出信号即是控制整个环路或者过流保护电路的抗干扰采样信号;所述的差分采样主体电路,由输入电源的高电位连接PMOS管Mp的源极,PMOS管Mp的漏极连接在NMOS管Mn的漏极,NMOS管Mn的源极连接在输入电源低电位上;PMOS管Mp和NMOS管Mn的连接点上再连接滤波电路,滤波电路连接负载电阻R;PMOS管Mp的源极连接PMOS管M8,PMOS管M8的栅极连接电源低电位,PMOS管M8的漏极接PMOS管M1的源端,PMOS管M1的漏极连接PMOS管M3的源极,PMOS管M3采用二极管连接方法,栅极和漏极共同连接到电源低电位上;PMOS管Mp的漏极连接PMOS管M9的源极,PMOS管M9的栅极接第一个控制信号,M9的漏极连接PMOS管M2的源极,PMOS管M2的漏极连接PMOS管M4的源极,PMOS管M4采用二极管连接方法,栅极和漏极共同连接到电源低电位上;PMOS管Mp的栅极连接第二个控制信号,NMOS管Mn的栅极连接第三个控制信号;PMOS管Mpx1的源极连接输入电源高电位,PMOS管Mpx1的漏极连接PMOS管M2的源极,PMOS管Mpx1的栅极连接第四个控制信号,PMOS管M1和M2的栅极分别连接到偏置电压Vb1和Vb2;采样信号从PMOS管M3和M4的源极差分输出;所述的滤波电路是由电感L和电容C连接构成,电容C具有等效串联电阻ESR;所述的偏置电压产生电路,由 串联的PMOS管M7的源极连接输入电源的高电位,栅极连接电源低电位,漏极连接PMOS管M5的源端,PMOS管M5采用二极管连接方法,PMOS管M5的栅极与PMOS管M1的栅极连接为PMOS管M1提供偏置电压Vb1,在PMOS管M5的栅极和漏极的连接点和电源低电位之间连接偏置电流源Ib1;串联的PMOS管M10的源极连接输入电源的高电位,栅极连接电源低电位,漏极连接PMOS管M6的源极,PMOS管M6采用二极管连接方法,PMOS管M6的栅极与PMOS管M2的栅极连接为PMOS管M2提供偏置电压Vb2,在PMOS管M6的栅极和漏极的连接点和电源低电位之间连接偏置电流源Ib2;在PMOS管M6的源极与电源低电位之间连接一个电流源IC1。
地址 710049 陕西省西安市咸宁西路28号