发明名称 一种可编程逻辑电路
摘要 一种可编程逻辑电路,包括4个PMOS管和6个NMOS管,仅使用十个晶体管实现了四种逻辑功能,分别为两个输入信号的与、或、异或、同或逻辑,是搭建系统较常用的四种基本电路。十个晶体管分为三组:第一组由两个NMOS管和两个PMOS管组成,实现与逻辑功能与、同或;第二组由两个NMOS管和两个PMOS管组成,实现逻辑功能或、异或逻辑功能;第三组由两个NMOS管组成,实现二选一多路器,选择最终输出第一组还是第二组的逻辑功能。该电路结构巧妙地利用了两输入与逻辑和同或逻辑以及两输入或逻辑和异或逻辑真值表之间的关系,分别实现了第一组电路和第二组电路结构。传统方法实现与本发明相同的电路功能需要26个晶体管,本发明仅用10个。
申请公布号 CN101997539B 申请公布日期 2012.08.22
申请号 CN201010558127.7 申请日期 2010.11.22
申请人 北京时代民芯科技有限公司;中国航天科技集团公司第九研究院第七七二研究所 发明人 王慜;刘增荣;张彦龙;陈雷;李学武
分类号 H03K19/20(2006.01)I 主分类号 H03K19/20(2006.01)I
代理机构 中国航天科技专利中心 11009 代理人 安丽
主权项 1.一种可编程逻辑电路,其特征在于:包括第一PMOS管M1、第二PMOS管M2、第三PMOS管M5、第四PMOS管M6、第一NMOS管M3、第二NMOS管M4、第三NMOS管M7、第四NMOS管M8、第五NMOS管M9和第六NMOS管M10;第一PMOS管M1和第二PMOS管M2串联连接于第一控制信号SELECT1与第一输出信号OUT1之间,第一PMOS管M1的漏极连接第一控制信号SELECT1,第二PMOS管M2的源极连接第一输出信号OUT1,第一PMOS管M1的栅极连接第一输入信号IN1,第二PMOS管M2的栅极连接第二输入信号IN2;第一NMOS管M3和第二NMOS管M4串联连接于第一输入信号IN1与第二输入信号IN2之间,第一NMOS管M3的源极连接第一输入信号IN1,第二NMOS管M4的漏极连接第二输入信号IN2,第一NMOS管M3的栅极连接第二输入信号IN2,第二NMOS管M4的栅极连接第一输入信号IN1;第一NMOS管M3的漏极和第二NMOS管M4的源极连接第一输出信号OUT1;第三NMOS管M7和第四NMOS管M8串联连接于第二控制信号SELECT2与第二输出信号OUT2之间,第四NMOS管M8的源极连接到第二控制信号SELECT2,第三NMOS管M7的漏极连接第二输出信号OUT2,第三NMOS管M7的栅极连接第二输入信号IN2,第四NMOS管M8的栅极连接第一输入信号IN1;第三PMOS管M5和第四PMOS管M6串联连接于第一输入信号IN1与第二输入信号IN2之间,第三PMOS管M5的漏极连接第一输入信号IN1,第四PMOS管M6的源极连接第二输入信号IN2,第三PMOS管M5的栅极连接第二输入信号IN2,第四PMOS管M6的栅极连接第一输入信号IN1;第三PMOS管M5的源极和第四PMOS管M6的漏极连接第二输出信号OUT2;第五NMOS管M9和第六NMOS管M10串联连接于第一输出信号OUT1和第二输出信号OUT2之间,第五NMOS管M9的栅极连接控制信号SELECT,源极连接到第一输出信号OUT1,漏极连接到输出信号OUT;第六NMOS管M1O的栅极连接到控制信号SELECT的反相信号<img file="FSA00000359115300021.GIF" wi="217" he="59" />源极连接到第二输出信号OUT2,漏极连接到输出信号OUT,即输出信号OUT从第五NMOS管M9的漏极和第六NMOS管M10的漏极引出。
地址 100076 北京市丰台区东高地四营门北路2号