发明名称 存储器装置及方法
摘要 公开了一种具有存储器模块(16)的装置,存储器模块包括第一存储器块(22)、第二存储器块(23)、可编程存储位置、和存储器控制器(26)。非易失性存储器的第一存储器块(22)包括多个字位置和耦合到存储器控制器(26)的第一访问端口的地址解码器(201)。地址解码器(201)响应于经由第一访问端口接收地址信息选择多个字位置中的一个用于访问。第二存储器块(23)包括多个字位置和耦合到存储器控制器(26)的第二访问端口的地址解码器(201)。地址解码器(201)响应于经由第二访问端口接收地址信息选择多个字位置中的一个用于访问。存储器控制器(26)包括输入,耦合到可编程存储位置(25),并响应于具有第一值的可编程位置信息,将第一存储器块(22)的第一部分和第二存储器块(23)的第一部分作为交叉存储器、将第一存储器块(22)的第二部分作为非交叉存储器、并将第二存储器块(23)的第二部分作为非交叉存储器进行访问。
申请公布号 CN102648456A 申请公布日期 2012.08.22
申请号 CN201080041997.5 申请日期 2010.08.16
申请人 飞思卡尔半导体公司 发明人 埃万德罗·乔斯·皮塔罗·博拉西尼;马赛罗·德尔·菲奥雷·德·阿劳约;杰斐逊·巴斯特雷吉;罗斯·辛克莱·斯库勒
分类号 G06F13/10(2006.01)I;G06F13/16(2006.01)I;G06F13/38(2006.01)I 主分类号 G06F13/10(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 李宝泉;周亚荣
主权项 一种电子装置,包括:存储器模块,包括第一存储器块、第二存储器块、可编程存储位置和存储器控制器;所述第一存储器块包括多个数据单元位置和耦合到所述存储器控制器的第一访问端口的地址解码器,所述地址解码器响应于经由所述第一访问端口接收地址信息而选择所述多个数据单元位置中的一个用于访问;所述第二存储器块包括多个数据单元位置和耦合到所述存储器控制器的第二访问端口的地址解码器,所述地址解码器响应于经由所述第二访问端口接收地址信息而选择所述多个数据单元位置中的一个用于访问;所述可编程存储位置存储配置信息;以及所述存储器控制器包括耦合到所述可编程存储位置的控制端口,所述存储器控制器基于所述可编程配置信息而将所述第一存储器块的第一部分和所述第二存储器块的第一部分作为交叉存储器或作为非交叉存储器进行访问。
地址 美国得克萨斯