发明名称 一种像素驱动电路
摘要 本实用新型公开了一种像素驱动电路,包括六个晶体管和存储电容,第一晶体管的源极、第三晶体管的源极和第六晶体管的漏极连接在一起,并通过发光器件与电源线相连;第一晶体管的栅极与存储电容的一端相连,存储电容的另一端与第五晶体管的漏极相连,第五晶体管的源极接数据线,第五晶体管和第四晶体管的栅极接第一控制扫描线;第四晶体管的漏极与第一晶体管的栅极相连,第四晶体管的源极与第一晶体管的漏极、第二晶体管的源极相连;第二晶体管和第三晶体管的栅极接第二控制扫描线,第三晶体管的漏极与第五晶体管的漏极相连。本实用新型的驱动电路借助六个晶体管和存储电容的存储作用,可以同时对阈值电压漂移和发光器件两段电压的上升进行补偿。
申请公布号 CN202394497U 申请公布日期 2012.08.22
申请号 CN201120451191.5 申请日期 2011.11.15
申请人 四川虹视显示技术有限公司 发明人 何小祥
分类号 G09G3/32(2006.01)I 主分类号 G09G3/32(2006.01)I
代理机构 电子科技大学专利中心 51203 代理人 周永宏
主权项 一种像素驱动电路,其特征在于,包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、存储电容和发光器件,其中,第一晶体管的源极、第三晶体管的源极和第六晶体管的漏极连接在一起,并通过发光器件与电源线相连;第一晶体管的栅极与存储电容的一端相连,存储电容的另一端与第五晶体管的漏极相连,第五晶体管的源极接数据线,第五晶体管的栅极接第一控制扫描线;第四晶体管的漏极与第一晶体管的栅极相连,第四晶体管的源极与第一晶体管的漏极、第二晶体管的源极相连,第四晶体管的栅极接第一控制扫描线;第二晶体管的栅极接第二控制扫描线,第二晶体管的漏极接负电源;第三晶体管的栅极接第二控制扫描线,第三晶体管的漏极与第五晶体管的漏极相连;第六晶体管的源极接电源线,第六晶体管的栅极接外部的控制信号。
地址 611731 四川省成都市高新区(西区)科新西街168号